WEKO3
アイテム
最適実行多重度に基づくSMTプロセッサのジョブスケジューリング方式
https://ipsj.ixsq.nii.ac.jp/records/23455
https://ipsj.ixsq.nii.ac.jp/records/2345557cbfa9c-9600-4493-8bd8-74a4de1adfc9
名前 / ファイル | ライセンス | アクション |
---|---|---|
![]() |
Copyright (c) 2002 by the Information Processing Society of Japan
|
|
オープンアクセス |
Item type | SIG Technical Reports(1) | |||||||
---|---|---|---|---|---|---|---|---|
公開日 | 2002-11-27 | |||||||
タイトル | ||||||||
タイトル | 最適実行多重度に基づくSMTプロセッサのジョブスケジューリング方式 | |||||||
タイトル | ||||||||
言語 | en | |||||||
タイトル | Dynamical Control of Multithreading Level on a SMT Processer | |||||||
言語 | ||||||||
言語 | jpn | |||||||
資源タイプ | ||||||||
資源タイプ識別子 | http://purl.org/coar/resource_type/c_18gh | |||||||
資源タイプ | technical report | |||||||
著者所属 | ||||||||
(株)富士通研究所 | ||||||||
著者所属 | ||||||||
(株)富士通研究所 | ||||||||
著者所属(英) | ||||||||
en | ||||||||
FUJITSU LABORATORIES LTD. | ||||||||
著者所属(英) | ||||||||
en | ||||||||
FUJITSU LABORATORIES LTD. | ||||||||
著者名 |
大河原, 英喜
× 大河原, 英喜
|
|||||||
著者名(英) |
Hideki, Okawara
× Hideki, Okawara
|
|||||||
論文抄録 | ||||||||
内容記述タイプ | Other | |||||||
内容記述 | 近年、次世代マイクロアーキテクチャとして、SMTプロセッサが注目を浴びている。SMTでは、1CPU上で複数スレッドを同時実行することでスレッドレベル並列性の有効活用を図るが、その一方、過剰なスレッド同時実行を行うと、スレッド間で資源競合を起こして性能が低下する問題が知られている。本論文では、最適なスレッド実行多重度を動的に測定して制御することで、過剰なスレッド同時実行による性能低下を避ける手法について述べる。SPEC2000を用いて性能評価を行った結果、従来のSMTでは資源競合によって70?80%の性能評価が発生する場合でも、本手法を用いることで、性能評価を35?45%に抑えることができた。 | |||||||
論文抄録(英) | ||||||||
内容記述タイプ | Other | |||||||
内容記述 | Recently the SMT (Simultaneous Multi-Threading) architecture has been gaining in popularity. This architecture allows multiple threads to run at the same time exploiting thread level parallelism effectively. But executing excessive threads simultaneously may cause interthread contentions and the performance degradation. In this paper we propose and evaluate a new technique to avoid this problem by measuring and controlling the adequate multithreading level dynamically. We show that our technique can reduce by half the performance degradation compared to usual SMT. | |||||||
書誌レコードID | ||||||||
収録物識別子タイプ | NCID | |||||||
収録物識別子 | AN10096105 | |||||||
書誌情報 |
情報処理学会研究報告計算機アーキテクチャ(ARC) 巻 2002, 号 112(2002-ARC-150), p. 17-22, 発行日 2002-11-27 |
|||||||
Notice | ||||||||
SIG Technical Reports are nonrefereed and hence may later appear in any journals, conferences, symposia, etc. | ||||||||
出版者 | ||||||||
言語 | ja | |||||||
出版者 | 情報処理学会 |