Item type |
SIG Technical Reports(1) |
公開日 |
2023-07-27 |
タイトル |
|
|
タイトル |
識別可能重み付きハードウェア要素ペア数最大化のためのコントローラの制御信号のドントケア割当て法 |
タイトル |
|
|
言語 |
en |
|
タイトル |
A Don't Care Filling Method of Control Signals in Controllers to Maximize the Number of Distinguishable Weighted Hardware Element Pairs |
言語 |
|
|
言語 |
jpn |
キーワード |
|
|
主題Scheme |
Other |
|
主題 |
故障解析・回路設計 |
資源タイプ |
|
|
資源タイプ識別子 |
http://purl.org/coar/resource_type/c_18gh |
|
資源タイプ |
technical report |
著者所属 |
|
|
|
日本大学大学院生産工学研究科 |
著者所属 |
|
|
|
日本大学生産工学部 |
著者所属 |
|
|
|
京都産業大学情報理工学部 |
著者所属 |
|
|
|
明治大学情報コミュニケーション学部 |
著者所属(英) |
|
|
|
en |
|
|
Graduate School of Industrial Technology, Nihon University |
著者所属(英) |
|
|
|
en |
|
|
College of Industrial Technology, Nihon University |
著者所属(英) |
|
|
|
en |
|
|
Faculty of Information Science and Engineering Kyoto Sangyo University |
著者所属(英) |
|
|
|
en |
|
|
School of Information and Communication, Meiji University |
著者名 |
大塚, 裕衣
細川, 利典
吉村, 正義
山崎, 浩二
|
著者名(英) |
Yui, Otsuka
Toshinori, Hosokawa
Masayoshi, Yoshimura
Koji, Yamazaki
|
論文抄録 |
|
|
内容記述タイプ |
Other |
|
内容記述 |
VLSI の故障診断において,診断分解能を向上させるために,レジスタ転送レベルにおける診断容易化設計手法が提案されている.レジスタ転送レベルにおいてコントローラがデータパスに供給する制御信号値にはドントケアが含まれている場合があり,診断容易性の向上のためにコントローラの各状態遷移における制御信号のドントケアに対して論理値を割当てる.レジスタ転送レベルにおいて,各状態遷移においてデータパス中のハードウェア要素ペアが識別可能であることが,診断分解能の向上に重要であると考えられている.本論文では,ハードウェア要素がレジスタ転送レベルにおける見積もり面積に基づいてゲートレベルの信号線数が決定されることに着目し,面積を重みとして付与したハードウェア要素ペア数が増大するように各状態遷移のドントケアに対して論理値を割当てる手法を提案する. |
論文抄録(英) |
|
|
内容記述タイプ |
Other |
|
内容記述 |
Design-for-diagnosability methods at register transfer level have been proposed to improve the diagnostic resolution in VLSI fault diagnosis. At register transfer level, the control signal values which controllers supplies to data-paths might be don't cares (Xs). Thus, logical values are assigned to the don't cares in control signal values on each state transition of controllers to improve the diagnostic resolution. We consider that to distinguish hardware element pairs in data-paths on each state transition is important to improve the diagnostic resolution. In this paper, we focus on the fact that the number of signal lines of a hardware element at the gate level is determined based on the estimated area of the hardware element at the register transfer level. We propose an X-filling method for each state transition such that the number of distinguishable area weighted hardware element pairs increases. |
書誌レコードID |
|
|
収録物識別子タイプ |
NCID |
|
収録物識別子 |
AN10096105 |
書誌情報 |
研究報告システム・アーキテクチャ(ARC)
巻 2023-ARC-254,
号 6,
p. 1-6,
発行日 2023-07-27
|
ISSN |
|
|
収録物識別子タイプ |
ISSN |
|
収録物識別子 |
2188-8574 |
Notice |
|
|
|
SIG Technical Reports are nonrefereed and hence may later appear in any journals, conferences, symposia, etc. |
出版者 |
|
|
言語 |
ja |
|
出版者 |
情報処理学会 |