Item type |
SIG Technical Reports(1) |
公開日 |
2022-11-21 |
タイトル |
|
|
タイトル |
RTL故障診断容易化設計に基づくテスト生成法 |
タイトル |
|
|
言語 |
en |
|
タイトル |
A Test Generation Merhod Based on Design for Diagnosability at RTL |
言語 |
|
|
言語 |
jpn |
キーワード |
|
|
主題Scheme |
Other |
|
主題 |
高信頼LSIテスト技術 |
資源タイプ |
|
|
資源タイプ識別子 |
http://purl.org/coar/resource_type/c_18gh |
|
資源タイプ |
technical report |
著者所属 |
|
|
|
日本大学大学院生産工学研究科 |
著者所属 |
|
|
|
日本大学生産工学部 |
著者所属 |
|
|
|
明治大学情報コミュニケーション学部 |
著者所属(英) |
|
|
|
en |
|
|
Graduate School of Industrial Technology Nihon University |
著者所属(英) |
|
|
|
en |
|
|
College of Industrial Technology Nihon University |
著者所属(英) |
|
|
|
en |
|
|
School of Information and Communication Meji University |
著者名 |
千田, 祐弥
細川, 利典
山崎, 浩二
|
著者名(英) |
Yuya, Chida
Toshinori, Hosokawa
Kouji, Yamazaki
|
論文抄録 |
|
|
内容記述タイプ |
Other |
|
内容記述 |
故障診断において,高故障検出率かつ多数の故障ペアが識別可能であることが重要である.このことを実現するために,レジスタ転送レベル回路における故障診断容易化設計のためのコントローラの制御信号のドントケア割当て法が提案されている.しかしながら,診断容易化設計が適用されたレジスタ転送レベル回路を論理合成し,スキャン設計を施して生成された論理回路に対してテスト生成を実行しても,診断容易化設計での診断分解能向上の意図が考慮されていないため,必ずしも高い診断分解能が得られるとは限らない.本論文では,診断分解能向上のために診断容易化設計が施された回路に対して診断容易化設計情報を抽出した後,その情報を用いたテスト生成法を提案し,多数の故障ペアを識別可能なテスト集合が生成されることを示す. |
論文抄録(英) |
|
|
内容記述タイプ |
Other |
|
内容記述 |
In fault diagnosis, it is important to achieve high fault coverage and to identify a large number of fault pairs. A don't-care filling method of control signals for controllers as design for diagnosability at register transfer level has been proposed to attain these goals. However, even if test generation is performed on logic circuits generated by applying logic synthesis and scan design to register transfer level circuits with design for diagnosability, the generated test set do not always obtain high diagnosis resolution. Because an ordinary test generation tool does not know the intention to improve diagnosis resolution at the design. In this paper, after extracting the design for diagnosability information from circuits with design for diagnosability, we propose a test generation method using the information and show that a generated test set can identify a large number of fault pairs. |
書誌レコードID |
|
|
収録物識別子タイプ |
NCID |
|
収録物識別子 |
AA11451459 |
書誌情報 |
研究報告システムとLSIの設計技術(SLDM)
巻 2022-SLDM-200,
号 8,
p. 1-6,
発行日 2022-11-21
|
ISSN |
|
|
収録物識別子タイプ |
ISSN |
|
収録物識別子 |
2188-8639 |
Notice |
|
|
|
SIG Technical Reports are nonrefereed and hence may later appear in any journals, conferences, symposia, etc. |
出版者 |
|
|
言語 |
ja |
|
出版者 |
情報処理学会 |