Item type |
Symposium(1) |
公開日 |
2022-08-24 |
タイトル |
|
|
タイトル |
8T-SRAMを用いた同時2入力可能な2値化ニューラルネットワーク用インメモリアクセラレータ |
タイトル |
|
|
言語 |
en |
|
タイトル |
8T-SRAM based Dual input In-Memory Accelerator for Binarized Neural Network |
言語 |
|
|
言語 |
jpn |
キーワード |
|
|
主題Scheme |
Other |
|
主題 |
低電力・低エネルギー設計 |
資源タイプ |
|
|
資源タイプ識別子 |
http://purl.org/coar/resource_type/c_5794 |
|
資源タイプ |
conference paper |
著者所属 |
|
|
|
京都大学大学院情報学研究科 |
著者所属 |
|
|
|
京都大学大学院情報学研究科 |
著者所属 |
|
|
|
京都大学大学院情報学研究科 |
著者所属(英) |
|
|
|
en |
|
|
Graduate School of Informatics, Kyoto University |
著者所属(英) |
|
|
|
en |
|
|
Graduate School of Informatics, Kyoto University |
著者所属(英) |
|
|
|
en |
|
|
Graduate School of Informatics, Kyoto University |
著者名 |
田形, 寛斗
佐藤, 高史
粟野, 皓光
|
著者名(英) |
Hiroto, Tagata
Takashi, Sato
Hiromitsu, Awano
|
論文抄録 |
|
|
内容記述タイプ |
Other |
|
内容記述 |
本研究では,8T-SRAM を用いた 2 値化ニューラルネットワーク用インメモリアクセラレータを提案する.提案回路は一般的には相補的に利用されるビットラインをそれぞれ独立に用いることで,2 つの入力について XNOR を同時に計算可能とし,積和演算の実行速度を最大 2 倍にした.トランジスタレベル・シミュレーションの結果,93.88% の MNIST 分類精度を達成し,既存研究と比べ消費エネルギーを 29% 削減できることを確認した. |
論文抄録(英) |
|
|
内容記述タイプ |
Other |
|
内容記述 |
This paper proposes an in-memory accelerator for binarized neural networks using 8T-SRAM. The proposed circuit uses independent bit lines, which are generally used in complementary manner, to simultaneously computeXNOR for two inputs, thus doubling the performance of the sum-of-products operation at the maximum. The transistor-level simulation shows that the proposed circuit achieves 93.88% MNIST classification accuracy while reducing the energy consumption by 29% compared to existing studies. |
書誌情報 |
DAシンポジウム2022論文集
巻 2022,
p. 120-125,
発行日 2022-08-24
|
出版者 |
|
|
言語 |
ja |
|
出版者 |
情報処理学会 |