Item type |
Journal(1) |
公開日 |
1993-04-15 |
タイトル |
|
|
タイトル |
レジスタウィンドウ方式を用いた凝似ベクトルプロセッサの評価 |
タイトル |
|
|
言語 |
en |
|
タイトル |
Evaluation of Pseudo Vector Processor Based on Register Window |
言語 |
|
|
言語 |
jpn |
キーワード |
|
|
主題Scheme |
Other |
|
主題 |
特集:並列処理(論文賞受賞) |
資源タイプ |
|
|
資源タイプ識別子 |
http://purl.org/coar/resource_type/c_6501 |
|
資源タイプ |
journal article |
その他タイトル |
|
|
その他のタイトル |
ベクトルプロセッサ |
著者所属 |
|
|
|
筑波大学電子・情報工学系 |
著者所属 |
|
|
|
筑波大学大学院工学研究科 |
著者所属 |
|
|
|
筑波大学電子・情報工学系 |
著者所属(英) |
|
|
|
en |
|
|
Institute of Information Sciences and Electronics, University of Tsukuba |
著者所属(英) |
|
|
|
en |
|
|
Doctoral Program of Engineering, University of Tsukuba |
著者所属(英) |
|
|
|
en |
|
|
Institute of Information Sciences and Electronics, University of Tsukuba |
著者名 |
中村, 宏
位守, 弘充
中澤, 喜三郎
|
著者名(英) |
Hiroshi, Nakamura
Hiromitsu, Imorl
Kisaburo, Nakazawa
|
論文抄録 |
|
|
内容記述タイプ |
Other |
|
内容記述 |
レジスタウィンドウ方式を用いてベクトル計算を高速に処理する新しい擬似ベクトルプロセッサを提案する。提案するプロセッサは、スーパスカラ方式を前提としているが基本的にスカラアーキテクチャであり、ベクトル命令やベクトルレジスタを有するものではない。スカラプロセッサではキャッシュミス時の主記億アクセスペナルティによる実効性能の低下が問題となる。ここで提案するプロセッサでは、データキャッシュの代りにレジスタウィンドウ方式により拡張した浮動小数点レジスタを採用し、さらに主記憶アクセスをパイプライン化することでこれを解決する。1つのベクトル命令の処理内容は複数のスカラ命令を垂直マイクロプログラム的に便用することにより擬似的に処理される。これらの特徴により、提案するプロセッサは既存のスカラアーキテクチャとの上位互換性を保つことが可能である。本論文では、提案するプロセッサのアーキテクチャとその処理原理を説明し、ベンチマークを用いた性能評価結果を示す、評価した結果、提案するプロセッサは主記億アクセスペナルティが20CPU Cycleの時に、拡張を行わないスカラプロセッサに対して約10借の性能、キャッシュヘのプリフェッチを行うプロセッサに対しても約1.4倍の性能を達成することがわかった。また、30CPU Cycle程度までの主記億アクセスペナルティをほぽ完全に隠せることがわかった、また、レジスタウィンドウの構成方法の相違による性能への影響についても検討した。これらの評価結果より、提案するプロセッサは主記億アクセスペナルティによって実効性能が低下することなく、高速にベクトル計算を処理できると結論できた。 |
書誌レコードID |
|
|
収録物識別子タイプ |
NCID |
|
収録物識別子 |
AN00116647 |
書誌情報 |
情報処理学会論文誌
巻 34,
号 4,
p. 669-680,
発行日 1993-04-15
|
ISSN |
|
|
収録物識別子タイプ |
ISSN |
|
収録物識別子 |
1882-7764 |