WEKO3
-
RootNode
アイテム
分散メモリ型マルチプロセッサ用キャッシュ一致保証方式の設計と評価
https://ipsj.ixsq.nii.ac.jp/records/13144
https://ipsj.ixsq.nii.ac.jp/records/13144276ca2e6-8a02-45ef-9f4a-4f9fa5e85d0d
名前 / ファイル | ライセンス | アクション |
---|---|---|
![]() |
Copyright (c) 1998 by the Information Processing Society of Japan
|
|
オープンアクセス |
Item type | Journal(1) | |||||||
---|---|---|---|---|---|---|---|---|
公開日 | 1998-04-15 | |||||||
タイトル | ||||||||
タイトル | 分散メモリ型マルチプロセッサ用キャッシュ一致保証方式の設計と評価 | |||||||
タイトル | ||||||||
言語 | en | |||||||
タイトル | Design and Evaluation of the Cache Coherent Mechanism for the Distributed Shared Memory Multi - processor | |||||||
言語 | ||||||||
言語 | jpn | |||||||
キーワード | ||||||||
主題Scheme | Other | |||||||
主題 | 論文 | |||||||
資源タイプ | ||||||||
資源タイプ識別子 | http://purl.org/coar/resource_type/c_6501 | |||||||
資源タイプ | journal article | |||||||
その他タイトル | ||||||||
その他のタイトル | マルチプロセッサ | |||||||
著者所属 | ||||||||
日立製作所新事業推進本部 | ||||||||
著者所属 | ||||||||
日立製作所日立研究所 | ||||||||
著者所属(英) | ||||||||
en | ||||||||
Business Development Office, Hitachi, Ltd | ||||||||
著者所属(英) | ||||||||
en | ||||||||
Hitachi Research Laboratory, Hitachi, Ltd | ||||||||
著者名 |
森岡, 道雄
黒澤, 憲一
× 森岡, 道雄 黒澤, 憲一
|
|||||||
著者名(英) |
Michio, Morioka
Kenichi, Kurosawa
× Michio, Morioka Kenichi, Kurosawa
|
|||||||
論文抄録 | ||||||||
内容記述タイプ | Other | |||||||
内容記述 | 階層バス型の分散メモリ型マルチプロセッサでは,キャッシュ一致保証方式としてディレクトリ方式を採用するものが多い.これは,分散された各主メモリごとに各主メモリのコピーがどのキャッシュに存在するかを記録する方式である.しかし,この方式では,主メモリ容量の増大にともなってディレクトリの容量が大きくなる問題がある.我々は,商用計算機での実装を前提に,小容量のディレクトリで分散メモリ型マルチプロセッサのキャッシュ一致保証を実現可能な方式を検討した.本論文では,バススヌープ機能とディレクトリ方式を融合させることにより,キャッシュ一致保証を効率良く実装することを狙ったエクスポートディレクトリ方式を提案する.本方式では,マルチプロセッサを複数のクラスタ(複数のプロセッサおよび主メモリからなるグループ)に分割し,各クラスタごとにエクスポートディレクトリを設け,システム全体でキャッシュ一致保証すべきかどうかを判定する方式である.タスクスイッチの影響も含めてOLTPプログラムを評価できるシミュレータを構築し,提案した方式の性能評価を行った.その結果,最適なタスクスケジューリング方式と組み合わせることにより,エクスポートディレクトリ方式によって2倍以上の性能向上が可能であることを明らかにした. | |||||||
論文抄録(英) | ||||||||
内容記述タイプ | Other | |||||||
内容記述 | Directory-based cache coherent mechanism is famous approach for the distributed shared memory multi-processor which has the layered bus architecture.However,when the capacity of the main memory become large,the total size of the directory memory also grows.And it causes a expensive storage hardware for a large scale machine.We investigated the cache coherent mechanism with the small size directory for the commercial multi-processor system.We propose an snoop-based export-directory architecture in order to realize cost-effective cache-coherent mechanism.In this architecture,the system is composed of some clusters which have some processors,a part of the main memory and a export-directory.Theexport-directory is accessed in order to decide inter-cluster or intra-cluster cache coherency for each memory accesses.Proposed architecture are evaluated by trace-driven simulator which can evaluate the OLTP including task activities.The main finding is that the export-directory architecture can improve performance by double in combination with the appropriate task scheduling policy. | |||||||
書誌レコードID | ||||||||
収録物識別子タイプ | NCID | |||||||
収録物識別子 | AN00116647 | |||||||
書誌情報 |
情報処理学会論文誌 巻 39, 号 4, p. 1088-1097, 発行日 1998-04-15 |
|||||||
ISSN | ||||||||
収録物識別子タイプ | ISSN | |||||||
収録物識別子 | 1882-7764 |