WEKO3
アイテム
システムLSI用クロック分配回路設計手法とそのスキュー解析手法
https://ipsj.ixsq.nii.ac.jp/records/12327
https://ipsj.ixsq.nii.ac.jp/records/12327ed42ab74-fa26-43d6-86b2-e1fad6a65f1f
名前 / ファイル | ライセンス | アクション |
---|---|---|
![]() |
Copyright (c) 2000 by the Information Processing Society of Japan
|
|
オープンアクセス |
Item type | Journal(1) | |||||||
---|---|---|---|---|---|---|---|---|
公開日 | 2000-04-15 | |||||||
タイトル | ||||||||
タイトル | システムLSI用クロック分配回路設計手法とそのスキュー解析手法 | |||||||
タイトル | ||||||||
言語 | en | |||||||
タイトル | A Method of Clock Distribution and Skew Error Diagnosis | |||||||
言語 | ||||||||
言語 | jpn | |||||||
キーワード | ||||||||
主題Scheme | Other | |||||||
主題 | 特集:電子システムの設計技術と設計自動化 | |||||||
資源タイプ | ||||||||
資源タイプ識別子 | http://purl.org/coar/resource_type/c_6501 | |||||||
資源タイプ | journal article | |||||||
その他タイトル | ||||||||
その他のタイトル | レイアウト設計支援 | |||||||
著者所属 | ||||||||
三菱電機株式会社半導体事業本部 | ||||||||
著者所属 | ||||||||
三菱電機株式会社半導体事業本部 | ||||||||
著者所属 | ||||||||
三菱電機株式会社半導体事業本部 | ||||||||
著者所属 | ||||||||
三菱電機株式会社半導体事業本部 | ||||||||
著者所属 | ||||||||
三菱電機株式会社半導体事業本部 | ||||||||
著者所属 | ||||||||
三菱電機株式会社半導体事業本部 | ||||||||
著者所属 | ||||||||
三菱電機株式会社半導体事業本部 | ||||||||
著者所属(英) | ||||||||
en | ||||||||
Semiconductor Group, Mitsubishi Electric Corporation | ||||||||
著者所属(英) | ||||||||
en | ||||||||
Semiconductor Group, Mitsubishi Electric Corporation | ||||||||
著者所属(英) | ||||||||
en | ||||||||
Semiconductor Group, Mitsubishi Electric Corporation | ||||||||
著者所属(英) | ||||||||
en | ||||||||
Semiconductor Group, Mitsubishi Electric Corporation | ||||||||
著者所属(英) | ||||||||
en | ||||||||
Semiconductor Group, Mitsubishi Electric Corporation | ||||||||
著者所属(英) | ||||||||
en | ||||||||
Semiconductor Group, Mitsubishi Electric Corporation | ||||||||
著者所属(英) | ||||||||
en | ||||||||
Semiconductor Group, Mitsubishi Electric Corporation | ||||||||
著者名 |
金本, 俊幾
× 金本, 俊幾
|
|||||||
著者名(英) |
Toshiki, Kanamoto
× Toshiki, Kanamoto
|
|||||||
論文抄録 | ||||||||
内容記述タイプ | Other | |||||||
内容記述 | 本論文では,システムLSI用クロックスキュー解析プログラムCSDP(Clock Skew error Diagnosis Program)の構成とその機能について示す.本システムの特徴は,クロック配線のシミュレーション用高精度モデルによるクロックスキュー解析と,クロック配線修正を効率化するのに有効なスキュー解析結果の各種表示機能である.本プログラムを動作周波数243? MHzのメディアプロセッサコアD30Vに適用した結果から,その有効性を確認できた. | |||||||
論文抄録(英) | ||||||||
内容記述タイプ | Other | |||||||
内容記述 | In this paper we describe a configuration and functions of CSDP (Clock Skew error Diagnosis Program).Features of this system are, clock skew analysis with accurate models for parasitic interconnect RC extraction and circuit simulation, and methods to express the result of the clock skew analysis.Effectiveness of the proposed system is demonstrated by the design of a media processor, termed D30V whose clock frequency is 243\,MHz. | |||||||
書誌レコードID | ||||||||
収録物識別子タイプ | NCID | |||||||
収録物識別子 | AN00116647 | |||||||
書誌情報 |
情報処理学会論文誌 巻 41, 号 4, p. 871-880, 発行日 2000-04-15 |
|||||||
ISSN | ||||||||
収録物識別子タイプ | ISSN | |||||||
収録物識別子 | 1882-7764 |