WEKO3
アイテム
マルチFPGAシステムにおける演算モジュールの配置手法の検討
https://ipsj.ixsq.nii.ac.jp/records/98134
https://ipsj.ixsq.nii.ac.jp/records/98134e46c3902-b296-48a4-864b-678d585b7df1
| 名前 / ファイル | ライセンス | アクション |
|---|---|---|
|
2100年1月1日からダウンロード可能です。
|
Copyright (c) 2014 by the Institute of Electronics, Information and Communication Engineers
This SIG report is only available to those in membership of the SIG. |
|
| SLDM:会員:¥0, DLIB:会員:¥0 | ||
| Item type | SIG Technical Reports(1) | |||||||
|---|---|---|---|---|---|---|---|---|
| 公開日 | 2014-01-21 | |||||||
| タイトル | ||||||||
| タイトル | マルチFPGAシステムにおける演算モジュールの配置手法の検討 | |||||||
| タイトル | ||||||||
| 言語 | en | |||||||
| タイトル | A study on module allocation in multi-FPGA systems | |||||||
| 言語 | ||||||||
| 言語 | jpn | |||||||
| キーワード | ||||||||
| 主題Scheme | Other | |||||||
| 主題 | FPGA応用 | |||||||
| 資源タイプ | ||||||||
| 資源タイプ識別子 | http://purl.org/coar/resource_type/c_18gh | |||||||
| 資源タイプ | technical report | |||||||
| 著者所属 | ||||||||
| 琉球大学工学部 | ||||||||
| 著者所属 | ||||||||
| 琉球大学工学部 | ||||||||
| 著者所属 | ||||||||
| 慶應義塾大学理工学部 | ||||||||
| 著者所属 | ||||||||
| 慶應義塾大学理工学部 | ||||||||
| 著者所属 | ||||||||
| 慶應義塾大学理工学部 | ||||||||
| 著者所属 | ||||||||
| (独)宇宙航空研究開発機構 | ||||||||
| 著者所属 | ||||||||
| 琉球大学工学部 | ||||||||
| 著者所属(英) | ||||||||
| en | ||||||||
| University of the Ryukyus | ||||||||
| 著者所属(英) | ||||||||
| en | ||||||||
| University of the Ryukyus | ||||||||
| 著者所属(英) | ||||||||
| en | ||||||||
| Keio University | ||||||||
| 著者所属(英) | ||||||||
| en | ||||||||
| Keio University | ||||||||
| 著者所属(英) | ||||||||
| en | ||||||||
| Keio University | ||||||||
| 著者所属(英) | ||||||||
| en | ||||||||
| Japan Aerospace Exploration Agency | ||||||||
| 著者所属(英) | ||||||||
| en | ||||||||
| University of the Ryukyus | ||||||||
| 著者名 |
平井, 裕介
仲里, 和晃
MohamedSofianbinAbuTalip
Mishra, Dipikarani
天野, 英晴
藤田, 直行
長名, 保範
× 平井, 裕介 仲里, 和晃 MohamedSofianbinAbuTalip Mishra, Dipikarani 天野, 英晴 藤田, 直行 長名, 保範
|
|||||||
| 著者名(英) |
Yusuke, HIRAI
Kazuaki, Nakazato
Mohamed, SofianbinAbuTalip
Mishra, Dipikarani
Hideharu, Amano
Naoyuki, Fujita
Yasunori, Osana
× Yusuke, HIRAI Kazuaki, Nakazato Mohamed, SofianbinAbuTalip Mishra, Dipikarani Hideharu, Amano Naoyuki, Fujita Yasunori, Osana
|
|||||||
| 論文抄録 | ||||||||
| 内容記述タイプ | Other | |||||||
| 内容記述 | 航空機設計などに用いられる数値計算流体力学など計算科学の諸分野では常に計算機の能力が不足しており、より高性能な計算機が必要とされていろ。そこで、複数の FPGA を利用した科学技術演算高速化の試みとして FLOPS-2D が開発された。しかし、マルチ FPGA システムは演算モジュールの配置や接続関係が実効性能を大きく左右することが知られているため、これを考慮した設計法が必要である。そこで、本研究ではデータフローを自動的に分割して配置し、Simulated Annealing(SA) によって最適化する手法の提案と実装およびその評価を行った。評価には Roe average と MUSCL のネットリストを対象とした。その結果、2×2,4×4の FPGA アレイ上にいずれの場合でも良好な配置ができることを確認した。 | |||||||
| 論文抄録(英) | ||||||||
| 内容記述タイプ | Other | |||||||
| 内容記述 | Computational fluid dynamics (CFD), a powerful tool for aircraft design and other mechanical designs is a major application in computational science. Since CFD is a CPU intensive application, several challenges have made to accelerate the computation with FPGA. In this report, a method to divide and place a large dataflow of numerical pipeline onto an FPGA array, such as FLOPS-2D. This method reduces the communication bottleneck by optimizing the placement with simulated annealing. Pipelines for Roe average and MUSCL is placed on FPGA arrays on 2 x 2 or 4 x 4 by the proposed method, and the effective results have been obtained. | |||||||
| 書誌レコードID | ||||||||
| 収録物識別子タイプ | NCID | |||||||
| 収録物識別子 | AA11451459 | |||||||
| 書誌情報 |
研究報告システムLSI設計技術(SLDM) 巻 2014-SLDM-164, 号 17, p. 1-6, 発行日 2014-01-21 |
|||||||
| Notice | ||||||||
| SIG Technical Reports are nonrefereed and hence may later appear in any journals, conferences, symposia, etc. | ||||||||
| 出版者 | ||||||||
| 言語 | ja | |||||||
| 出版者 | 情報処理学会 | |||||||