WEKO3
アイテム
ハードウェアトランザクショナルメモリのアーキテクチャに依存しない評価システム
https://ipsj.ixsq.nii.ac.jp/records/94564
https://ipsj.ixsq.nii.ac.jp/records/94564c6ee51a6-c56a-42cf-8c8d-7a2dc6c4a91b
名前 / ファイル | ライセンス | アクション |
---|---|---|
![]() |
Copyright (c) 2013 by the Information Processing Society of Japan
|
|
オープンアクセス |
Item type | SIG Technical Reports(1) | |||||||
---|---|---|---|---|---|---|---|---|
公開日 | 2013-07-24 | |||||||
タイトル | ||||||||
タイトル | ハードウェアトランザクショナルメモリのアーキテクチャに依存しない評価システム | |||||||
タイトル | ||||||||
言語 | en | |||||||
タイトル | Architecture-Independent Hardware Transactional Memory Evaluation System | |||||||
言語 | ||||||||
言語 | jpn | |||||||
キーワード | ||||||||
主題Scheme | Other | |||||||
主題 | 投機 | |||||||
資源タイプ | ||||||||
資源タイプ識別子 | http://purl.org/coar/resource_type/c_18gh | |||||||
資源タイプ | technical report | |||||||
著者所属 | ||||||||
東京大学 | ||||||||
著者所属 | ||||||||
東京大学 | ||||||||
著者所属(英) | ||||||||
en | ||||||||
The University of Tokyo. | ||||||||
著者所属(英) | ||||||||
en | ||||||||
The University of Tokyo. | ||||||||
著者名 |
吉山, 悠爾
平木, 敬
× 吉山, 悠爾 平木, 敬
|
|||||||
著者名(英) |
Yuji, Yoshiyama
Kei, Hiraki
× Yuji, Yoshiyama Kei, Hiraki
|
|||||||
論文抄録 | ||||||||
内容記述タイプ | Other | |||||||
内容記述 | 並列処理の普及により並行性制御はますます重要になっている一方,並行性制御の手法としてトランザクショナルメモリと呼ばれる手法が提案されている。ハードウエアトランザクショナルメモリ (HTM) はトランザクショナルメモリをハードウェアにより実現したものであり,HTM を実装したいくつかの商用プロセッサが登場している。しかしながら,HTM においては統一的なパフォーマンス評価手法が確立されているとはいえず,またそのパフォーマンスがアーキテクチャに依存しやすいため評価手法を確立しにくい。我々は FPGA 上へ単純で拡張性の高いプロセッサを実装することで,アーキテクチャに依存しない HTM のための統一的な評価環境を構築する。これにより,様々な HTM の構成法を簡単に素早く評価できるようになるだろう。 | |||||||
論文抄録(英) | ||||||||
内容記述タイプ | Other | |||||||
内容記述 | While the concurrency control is more important to diffuse the parallel processing, transactional memory is proposed as concurrency control methods. Hardware transactional memory (HTM) is transactional memory to be implemented by hardware; some commercial processors have HTM system. However, performance evaluation methods for HTM are not established. Furthermore, it is hard because HTM performance depends on HTM architecture. We design and implement the high extensibility processor on FPGA chips, and we construct the comprehensive evaluation system for HTM. Thus, we are able to evaluate the various hardware transactional memory systems easily and quickly. | |||||||
書誌レコードID | ||||||||
収録物識別子タイプ | NCID | |||||||
収録物識別子 | AN10096105 | |||||||
書誌情報 |
研究報告計算機アーキテクチャ(ARC) 巻 2013-ARC-206, 号 10, p. 1-7, 発行日 2013-07-24 |
|||||||
Notice | ||||||||
SIG Technical Reports are nonrefereed and hence may later appear in any journals, conferences, symposia, etc. | ||||||||
出版者 | ||||||||
言語 | ja | |||||||
出版者 | 情報処理学会 |