WEKO3
アイテム
WEBアプリ回路と直結したTCP/IPスタック回路の性能評価
https://ipsj.ixsq.nii.ac.jp/records/86968
https://ipsj.ixsq.nii.ac.jp/records/86968e39bcc86-2b39-40ba-bcfb-b886c9e4d0b9
名前 / ファイル | ライセンス | アクション |
---|---|---|
![]()
2100年1月1日からダウンロード可能です。
|
Copyright (c) 2012 by the Institute of Electronics, Information and Communication Engineers
This SIG report is only available to those in membership of the SIG. |
|
SLDM:会員:¥0, DLIB:会員:¥0 |
Item type | SIG Technical Reports(1) | |||||||
---|---|---|---|---|---|---|---|---|
公開日 | 2012-11-19 | |||||||
タイトル | ||||||||
タイトル | WEBアプリ回路と直結したTCP/IPスタック回路の性能評価 | |||||||
タイトル | ||||||||
言語 | en | |||||||
タイトル | Performance evaluation of a TCP/IP Hardware Stack Directly Connectable to WEB Application Circuit | |||||||
言語 | ||||||||
言語 | jpn | |||||||
キーワード | ||||||||
主題Scheme | Other | |||||||
主題 | 設計事例 | |||||||
資源タイプ | ||||||||
資源タイプ識別子 | http://purl.org/coar/resource_type/c_18gh | |||||||
資源タイプ | technical report | |||||||
著者所属 | ||||||||
東京農工大学工学府 | ||||||||
著者所属 | ||||||||
東京農工大学工学府 | ||||||||
著者所属 | ||||||||
東京農工大学工学府 | ||||||||
著者所属(英) | ||||||||
en | ||||||||
Tokyo University of Agriculture and Technology | ||||||||
著者所属(英) | ||||||||
en | ||||||||
Tokyo University of Agriculture and Technology | ||||||||
著者所属(英) | ||||||||
en | ||||||||
Tokyo University of Agriculture and Technology | ||||||||
著者名 |
藤田, 琴子
田向, 権
関根, 優年
× 藤田, 琴子 田向, 権 関根, 優年
|
|||||||
著者名(英) |
Kotoko, Fujita
Hakaru, Tamukoh
Masatoshi, Sekine
× Kotoko, Fujita Hakaru, Tamukoh Masatoshi, Sekine
|
|||||||
論文抄録 | ||||||||
内容記述タイプ | Other | |||||||
内容記述 | 我々はこれまでに, FPGA で動作可能な TCP/IP スタック回路を設計し提案して,また,本稿では TOP/IP スタック回路と WEB ハード・ソフトウェアアプリを直結して動作させた結果を報告する.本方式によれば, CPU から TOP/IP 処理を完全に解放し,新しいプロトコルやアップデートにも柔軟に対応できる低価格 FPGA Xilinx Spartan3-2000 と 100BASE TX LAN PHY チップを用いた動作実験で,約 95Mbps の実効性能を達成し,その動的消費電力は約 33mV であった.また,動画像伸張圧縮回路と組み合わせ,フルカラー VGA 画像を圧縮.TOP/IP 通信.伸張したところ,約 21fps の実効性能を達成し,そのとぎの動的消費電力は約 96mW であった. | |||||||
論文抄録(英) | ||||||||
内容記述タイプ | Other | |||||||
内容記述 | We have proposed a TCP/IP circuit and implemented it using a CardBus FPGA board. This paper proposes a TCP/IP hardware stack to allow direct connection of embedded application into the internet. It achieved maximum throughput of 95 Mbps with 100BASE TX LAN PHY chip and cosumed 33.06 mW dynamic power. We also develop a web streaming system by integrating the proposed TCP/IP and a video codec application circuit. The system achieved 21.2 frames per second of full color VGA streaming and consumed 95.7 mW when operating at 66 MHz and 3.3 V. | |||||||
書誌レコードID | ||||||||
収録物識別子タイプ | NCID | |||||||
収録物識別子 | AA11451459 | |||||||
書誌情報 |
研究報告システムLSI設計技術(SLDM) 巻 2012-SLDM-158, 号 37, p. 1-6, 発行日 2012-11-19 |
|||||||
Notice | ||||||||
SIG Technical Reports are nonrefereed and hence may later appear in any journals, conferences, symposia, etc. | ||||||||
出版者 | ||||||||
言語 | ja | |||||||
出版者 | 情報処理学会 |