WEKO3
アイテム
超低消費電力粗粒度再構成アクセラレータCMAのPEアレイアーキテクチャの最適化
https://ipsj.ixsq.nii.ac.jp/records/86053
https://ipsj.ixsq.nii.ac.jp/records/8605329e6e3e5-aa36-4ce9-b299-faff04a53701
名前 / ファイル | ライセンス | アクション |
---|---|---|
![]() |
Copyright (c) 2012 by the Information Processing Society of Japan
|
|
オープンアクセス |
Item type | Trans(1) | |||||||
---|---|---|---|---|---|---|---|---|
公開日 | 2012-10-15 | |||||||
タイトル | ||||||||
タイトル | 超低消費電力粗粒度再構成アクセラレータCMAのPEアレイアーキテクチャの最適化 | |||||||
タイトル | ||||||||
言語 | en | |||||||
タイトル | Optimization for PE Array Structure of Ultra Low Power Coarse-grained Reconfigurable Accelerator CMA | |||||||
言語 | ||||||||
言語 | jpn | |||||||
キーワード | ||||||||
主題Scheme | Other | |||||||
主題 | [省電力方式] リコンフィギャラブル,低電力 | |||||||
資源タイプ | ||||||||
資源タイプ識別子 | http://purl.org/coar/resource_type/c_6501 | |||||||
資源タイプ | journal article | |||||||
著者所属 | ||||||||
慶應義塾大学理工学部 | ||||||||
著者所属 | ||||||||
慶應義塾大学理工学部 | ||||||||
著者所属 | ||||||||
慶應義塾大学理工学部 | ||||||||
著者所属(英) | ||||||||
en | ||||||||
Faculty of Science and Technology, Keio University | ||||||||
著者所属(英) | ||||||||
en | ||||||||
Faculty of Science and Technology, Keio University | ||||||||
著者所属(英) | ||||||||
en | ||||||||
Faculty of Science and Technology, Keio University | ||||||||
著者名 |
小崎, 信明
宇野, 理恵
天野, 英晴
× 小崎, 信明 宇野, 理恵 天野, 英晴
|
|||||||
著者名(英) |
Nobuaki, Ozaki
Rie, Uno
Hideharu, Amano
× Nobuaki, Ozaki Rie, Uno Hideharu, Amano
|
|||||||
論文抄録 | ||||||||
内容記述タイプ | Other | |||||||
内容記述 | 粗粒度再構成プロセッサは,アレイ状に配置された複数の PE (演算素子) を持ち, PE 間の接続網アーキテクチャは,デバイス全体の面積や消費電力,アプリケーションの構成情報の量に大きな影響を与える.本論文では,超低消費電力粗粒度再構成アクセラレータ CoolMega-Array (CMA) の PE アレイ接続網アーキテクチャの最適化について言及する.様々な接続網の CMA を設計し,面積,電力,構成情報量,アプリケーション搭載の柔軟性から最適な接続網アーキテクチャを検討する. CMA の接続網は定数専用リンクを設けたものが構成情報量が最も少なく, 1 つの SW から構成されるスイッチングエレメントのアイランドスタイルと 2 方向の直結網のハイブリッドで構成される CMA-Const-H が最も面積と電力を削減でき, CMA の試作機として開発された CMA-1 と比較して面積を 22%,消費電力では 23% 削減でき,構成情報量を最大で 63%,平均で 49% 削減し, PE の遅延時間もわずかに短縮することに成功した. | |||||||
論文抄録(英) | ||||||||
内容記述タイプ | Other | |||||||
内容記述 | Coarse-grained reconfigurable processors consist of an array of processing elements (PEs), and PE array structure affects total device's area, performance, power consumption and context size. This paper investigates the optimized PE array structure of an ultra low power coarse-grained reconfigurable accelerator: Cool Mega-Array (CMA). CMAs with various connection networks and PE structures are designed and evaluated. CMA-Const-H in which PEs are connected by 1 set of switching element and has links dedicated for constant value, achieved the smallest power consumption and area. Compared with the first prototype CMA-1, CMA-Const-H reduced area by 22%, power consumption by 23%, context size by 63%, and the delay time a bit. | |||||||
書誌レコードID | ||||||||
収録物識別子タイプ | NCID | |||||||
収録物識別子 | AA11833852 | |||||||
書誌情報 |
情報処理学会論文誌コンピューティングシステム(ACS) 巻 5, 号 5, p. 10-22, 発行日 2012-10-15 |
|||||||
ISSN | ||||||||
収録物識別子タイプ | ISSN | |||||||
収録物識別子 | 1882-7829 | |||||||
出版者 | ||||||||
言語 | ja | |||||||
出版者 | 情報処理学会 |