@techreport{oai:ipsj.ixsq.nii.ac.jp:00080267,
 author = {藤田, 琴子 and ベルグシュタイン, ナダヴ and 田向, 権 and 関根, 優年 and Kotoko, Fujita and Nadav, Bergstein and Hakaru, Tamukoh and Masatoshi, Sekine},
 issue = {1},
 month = {Jan},
 note = {インターネット接続機能を有する組込みアプリケーションでは TCP/IP の実装が不可欠である.しかしながら,組込み CPU を用いたソフトウェア実装は性能面で問題があり,専用LSI による実現は柔軟性に欠ける.そこで本論文では,FPGA TCP/IP スタックを提案する.TCP/IP をハードウェア化し,WEB ハード・ソフトアプリと直結して動作させる.先行研究に加え,ICMP と TCP のオプションであるMSS,ウィンドウスケール,タイムスタ
ンプを実装した.低スペック CPU 搭載端末での動作実験で理論値 100Mbps に対して約 95Mbps の実効性能を得た.また,動画像圧縮伸張回路と組合わせた WEB ストリーミングのデモンストレーションを行ったところ,CPU 使用率ほぼ 0 パーセントで VGA フルカラー画像を約 20fps で処理できた.類似の機能を持つソフトウェアに対して約 30 倍の処理速度を達成した., The implementation of TCP/IP is required for various embedded applications to connect into the Internet. However, software implementation with embedded CPU lacks the performance of processing speed and ASIC implementation is less in flexibility. In this paper, we propose an FPGA TCP/IP Stack. The hardware implementation of TCP/IP is directly connected to WEB application. In addition to previous works, we implement ICMP and TCP option including MSS, Window Scale and TimeStamp. Experimental results show that the proposed FPGA TCP/IP Stack achieves 95 Mbps actual performance, while the theoretical performance is 100 Mbps. Moreover, a WEB streaming demonstration system, which is constructed with the FPGA TCP/IP Stack and a circuit of video compression and extension, proceses the image (VGA Full color) about 20fps and achieves 30 times improvement in calculation speed over the existing similar software implementation.},
 title = {WEBアプリに用いるFPGA用IP:TCP/IP回路},
 year = {2012}
}