WEKO3
アイテム
CMA:超低電力再構成アクセラレータ
https://ipsj.ixsq.nii.ac.jp/records/78174
https://ipsj.ixsq.nii.ac.jp/records/781747f8cf43c-537b-4863-92a0-32ef7b500923
名前 / ファイル | ライセンス | アクション |
---|---|---|
![]() |
Copyright (c) 2011 by the Information Processing Society of Japan
|
|
オープンアクセス |
Item type | Symposium(1) | |||||||
---|---|---|---|---|---|---|---|---|
公開日 | 2011-10-12 | |||||||
タイトル | ||||||||
タイトル | CMA:超低電力再構成アクセラレータ | |||||||
タイトル | ||||||||
言語 | en | |||||||
タイトル | CMA: A Ultara Low Power Reconfigurable Accelerator | |||||||
言語 | ||||||||
言語 | jpn | |||||||
キーワード | ||||||||
主題Scheme | Other | |||||||
主題 | プロセッサアーキテクチャ | |||||||
資源タイプ | ||||||||
資源タイプ識別子 | http://purl.org/coar/resource_type/c_5794 | |||||||
資源タイプ | conference paper | |||||||
著者所属 | ||||||||
慶應義塾大学 | ||||||||
著者所属 | ||||||||
慶應義塾大学 | ||||||||
著者所属 | ||||||||
慶應義塾大学 | ||||||||
著者所属 | ||||||||
慶應義塾大学 | ||||||||
著者所属 | ||||||||
慶應義塾大学 | ||||||||
著者所属 | ||||||||
慶應義塾大学 | ||||||||
著者所属 | ||||||||
東京大学 | ||||||||
著者所属 | ||||||||
芝浦工業大学 | ||||||||
著者所属 | ||||||||
東京農工大学 | ||||||||
著者所属 | ||||||||
The Univerisity of Electro-Communications | ||||||||
著者所属(英) | ||||||||
en | ||||||||
Keio University | ||||||||
著者所属(英) | ||||||||
en | ||||||||
Keio University | ||||||||
著者所属(英) | ||||||||
en | ||||||||
Keio University | ||||||||
著者所属(英) | ||||||||
en | ||||||||
Keio University | ||||||||
著者所属(英) | ||||||||
en | ||||||||
Keio University | ||||||||
著者所属(英) | ||||||||
en | ||||||||
Keio University | ||||||||
著者所属(英) | ||||||||
en | ||||||||
University of Tokyo | ||||||||
著者所属(英) | ||||||||
en | ||||||||
Shibaura Institute of Technology | ||||||||
著者所属(英) | ||||||||
en | ||||||||
Tokyo University of Agriculturare and Technology | ||||||||
著者所属(英) | ||||||||
en | ||||||||
The Univerisity of Electro-Communications | ||||||||
著者名 |
小崎, 信明
安田, 好宏
斉藤, 貴樹
池淵, 大輔
木村, 優之
天野, 英晴
中村, 宏
宇佐美, 公良
並木, 美太郎
近藤, 正章
× 小崎, 信明 安田, 好宏 斉藤, 貴樹 池淵, 大輔 木村, 優之 天野, 英晴 中村, 宏 宇佐美, 公良 並木, 美太郎 近藤, 正章
|
|||||||
著者名(英) |
Nobuaki, Ozaki
Yoshihiro, Yasuda
Yoshiki, Saito
Daisuke, Ikebuchi
Masayuki, KImura
Amano, Hideharu
Hiroshi, Nakamura
Usami, Kimiyoshi
Midaro, Namiki
Masaaki, Kondo
× Nobuaki, Ozaki Yoshihiro, Yasuda Yoshiki, Saito Daisuke, Ikebuchi Masayuki, KImura Amano, Hideharu Hiroshi, Nakamura Usami, Kimiyoshi Midaro, Namiki Masaaki, Kondo
|
|||||||
論文抄録 | ||||||||
内容記述タイプ | Other | |||||||
内容記述 | CMA (Cool Mega-Array) はモバイルフォンなどの組込みシステム向けの,電力効率の良い再構成アクセラレータである.CMA はデータメモリと,実演算を行う演算素子 (PE) をアレイ状態に配置した PE アレイと,メモリと PE アレイ間のデータフローを制御するマイクロコントローラから構成される.一般的な動的再構成プロセッサの PE と異なり,CMA の PE は一切レジスタを保持しておらず,PE アレイはアプリケーション実行中は再構成をしない完全な組合せ回路で構成される.動的再構成をしないことによる柔軟性低下を防ぐためマイクロコントローラのデータの入出力に柔軟性を持たせており,搭載可能なアプリケーションの幅を広げている.CMA は実演算以外で消費される電力のうち,動的再構成で消費される電力とクロックツリーで消費される電力を大幅に削減しており,PE アレイを他のモジュールと電源を分離することで DVFS を効果的に適応でき,性能に悪影響を与えないで実演算で消費される電力を削減可能である.PE アレイでの遅延時間がコントローラの処理時間より短い場合,PE アレイへの供給電圧をさげることで,性能に悪影響を与えることなく消費電力を削減する.逆に,PE アレイでの演算時間が長く,コントローラが待つ場合,PE アレイをウェーブパイプライン的に用いることで処理性能を高める.試作として,アレイサイズ 8×8,メモリ容量 12K バイトの CMA-1 を Fujitsu 65nm CMOS プロセスでチップサイズ 2.1×4.2mm 上に実装した.CMA-1 で簡単な画像処理アプリケーションを実行させた時に,最高で 2.5GOPS/11.2mW の電力性能を達成した. | |||||||
論文抄録(英) | ||||||||
内容記述タイプ | Other | |||||||
内容記述 | CMA (Cool Mega-Array) is a high energy-efficiency reconfigurable accelerator for battery-driven mobile devices. It consists of a large processing element (PE) array without memory elements for mapping the data-flow graph of the application being executed, a small simple programmable micro-controller for data management, and a data memory. Unlike traditional coarse grained reconfigurable processors in which each PE provides registers and context memory, a CMA rduces power consumption by doing away with that for switching of hardware context and storing intermediate data in registers and their clock distribution. Although the data-flow graph mapped on the PE array is static during execution, various application programs can be implemented by making the best use of flexible data management instructions in the micro-controller. When the delay time of the PE array is shorter than the data handling time taken by the micro-controller, the supply voltage for the PE array is scaled to reduce the power consumption without degrading the performance. In contrast, when the delay time of the PE array is longer, wave pipelining is applied to enhance performance of the PE array. A prototype CMA chip (CMA-1) with 8×8 PE array with 24-bit data width was fabricated on the basis of 2.1× 4.2-mm 65-nm CMOS technology, and achieves sustained performance of 2.5-GOPS/11.2-mW. This energy efficiency is comparable to that of the most-energy-efficient accelerators that have been reported. | |||||||
書誌情報 |
組込みシステムシンポジウム2011論文集 巻 2011, p. 8-1-8-9, 発行日 2011-10-12 |
|||||||
出版者 | ||||||||
言語 | ja | |||||||
出版者 | 情報処理学会 |