WEKO3
アイテム
Pipeline Blocking:走行時パワーゲーティングのための命令実行制御手法
https://ipsj.ixsq.nii.ac.jp/records/66243
https://ipsj.ixsq.nii.ac.jp/records/66243e9dcb887-b1bf-4e75-97aa-dbe0e1c71ca5
名前 / ファイル | ライセンス | アクション |
---|---|---|
![]() |
Copyright (c) 2009 by the Information Processing Society of Japan
|
|
オープンアクセス |
Item type | Trans(1) | |||||||
---|---|---|---|---|---|---|---|---|
公開日 | 2009-09-18 | |||||||
タイトル | ||||||||
タイトル | Pipeline Blocking:走行時パワーゲーティングのための命令実行制御手法 | |||||||
タイトル | ||||||||
言語 | en | |||||||
タイトル | Pipeline Blocking: Fine-grain Control of Instruction Execution for Run-time Power-gating | |||||||
言語 | ||||||||
言語 | jpn | |||||||
キーワード | ||||||||
主題Scheme | Other | |||||||
主題 | 省電力方式 | |||||||
資源タイプ | ||||||||
資源タイプ識別子 | http://purl.org/coar/resource_type/c_6501 | |||||||
資源タイプ | journal article | |||||||
著者所属 | ||||||||
電気通信大学大学院情報システム学研究科 | ||||||||
著者所属 | ||||||||
東京大学大学院情報理工学系研究科 | ||||||||
著者所属 | ||||||||
東京大学大学院情報理工学系研究科/東京大学先端科学技術研究センター | ||||||||
著者所属(英) | ||||||||
en | ||||||||
Graduate School of Information Systems, The University of Electro-Communications | ||||||||
著者所属(英) | ||||||||
en | ||||||||
Graduate School of Information Science and Technology, The University of Tokyo | ||||||||
著者所属(英) | ||||||||
en | ||||||||
Graduate School of Information Science and Technology, The University of Tokyo / Research Center for Advanced Science and Technology, The University of Tokyo | ||||||||
著者名 |
近藤, 正章
高木, 紀子
中村, 宏
× 近藤, 正章 高木, 紀子 中村, 宏
|
|||||||
著者名(英) |
Masaaki, Kondo
Noriko, Takagi
Hiroshi, Nakamura
× Masaaki, Kondo Noriko, Takagi Hiroshi, Nakamura
|
|||||||
論文抄録 | ||||||||
内容記述タイプ | Other | |||||||
内容記述 | 近年,リーク電流による消費電力の増加が問題となっている.本論文では特に実行時のロジック部におけるリーク電流削減を目的に,Pipeline Blocking と呼ぶ細粒度命令スケジューリング方式を検討する.本方式は,演算器回路がアイドルの際にパワーゲーティング手法によるリークエネルギー削減を行うことを前提とし,その効果を最大化するために処理を空間的・時間的に閉じ込め,処理を行う際はできるだけ 1 度に大量の処理を,またストール時にはできるだけ長い間ストールする,というように命令実行を制御するものである.その具体的な手法として本論文では,L1 データキャッシュミス発生の際の命令実行スケジューリング,および同時発行命令数の細粒度制御手法を提案する.本手法を評価した結果,従来手法に比べ,1.3% の性能低下で 7.3% 程度パワーゲーティングにより整数演算器部のリーク電流を削減できるサイクル数を増加させることができ,効率的にリークエネルギーを削減可能であることが分かった. | |||||||
論文抄録(英) | ||||||||
内容記述タイプ | Other | |||||||
内容記述 | As semiconductor technology scales down, leakage-power becomes dominant in the total power consumption of LSI chips. To reduce runtime leakage-power, we propose a new instruction execution control strategy called Pipeline Blocking in which a set of processing is put into a temporally and spatially packed region to maximize leakage-energy saving by a power-gating technique. We propose an execution control method when L1 data-cache misses occur and also propose a fine-grain issue-width control technique. We evaluate the proposed strategy and the result reveals that the proposed method reduces leakage energy by 7.3% for the integer unit with 1.3% performance degradation on average, compared with a conventional technique. | |||||||
書誌レコードID | ||||||||
収録物識別子タイプ | NCID | |||||||
収録物識別子 | AA11833852 | |||||||
書誌情報 |
情報処理学会論文誌コンピューティングシステム(ACS) 巻 2, 号 3, p. 83-95, 発行日 2009-09-18 |
|||||||
ISSN | ||||||||
収録物識別子タイプ | ISSN | |||||||
収録物識別子 | 1882-7829 | |||||||
出版者 | ||||||||
言語 | ja | |||||||
出版者 | 情報処理学会 |