WEKO3
アイテム
命令メモリアクセス数削減に基づく低エネルギー ASIP 合成手法
https://ipsj.ixsq.nii.ac.jp/records/61243
https://ipsj.ixsq.nii.ac.jp/records/6124363d6634f-52c7-44b7-b10d-bbb2f5b106be
名前 / ファイル | ライセンス | アクション |
---|---|---|
![]() |
Copyright (c) 2009 by the Information Processing Society of Japan
|
|
オープンアクセス |
Item type | SIG Technical Reports(1) | |||||||
---|---|---|---|---|---|---|---|---|
公開日 | 2009-01-22 | |||||||
タイトル | ||||||||
タイトル | 命令メモリアクセス数削減に基づく低エネルギー ASIP 合成手法 | |||||||
タイトル | ||||||||
言語 | en | |||||||
タイトル | A Low Energy ASIP Synthesis Method Based on Reducing Instruction Memory Access | |||||||
言語 | ||||||||
言語 | jpn | |||||||
資源タイプ | ||||||||
資源タイプ識別子 | http://purl.org/coar/resource_type/c_18gh | |||||||
資源タイプ | technical report | |||||||
著者所属 | ||||||||
早稲田大学大学院基幹理工学研究科情報理工学専攻 | ||||||||
著者所属 | ||||||||
早稲田大学大学院基幹理工学研究科情報理工学専攻 | ||||||||
著者所属 | ||||||||
早稲田大学大学院基幹理工学研究科情報理工学専攻 | ||||||||
著者所属 | ||||||||
早稲田大学大学院基幹理工学研究科情報理工学専攻 | ||||||||
著者所属(英) | ||||||||
en | ||||||||
Dept. of Computer Science and Engineering, Waseda University | ||||||||
著者所属(英) | ||||||||
en | ||||||||
Dept. of Computer Science and Engineering, Waseda University | ||||||||
著者所属(英) | ||||||||
en | ||||||||
Dept. of Computer Science and Engineering, Waseda University | ||||||||
著者所属(英) | ||||||||
en | ||||||||
Dept. of Computer Science and Engineering, Waseda University | ||||||||
著者名 |
小林, 優太
戸川, 望
柳澤, 政生
大附, 辰夫
× 小林, 優太 戸川, 望 柳澤, 政生 大附, 辰夫
|
|||||||
著者名(英) |
Yuta, Kobayashi
Nozomu, Togawa
Masao, Yanagisawa
Tatsuo, Ohtsuki
× Yuta, Kobayashi Nozomu, Togawa Masao, Yanagisawa Tatsuo, Ohtsuki
|
|||||||
論文抄録 | ||||||||
内容記述タイプ | Other | |||||||
内容記述 | 本稿では VLIW 型 ASIP を対象としたハードウェア/ソフトウェア (HW/SW) ASIP 協調合成システム SPADES における消費エネルギー削減手法を提案する.ASIP において命令メモリが占める消費エネルギーの割合は大きく,命令メモリの消費エネルギー削減が課題となっている.そこで我々は,1 命令に逐次実行される複数の命令を格納する垂直結合命令を考え,垂直結合命令探索手法を提案する.提案する垂直結合命令探索手法はスケジューリング済み ODFG から消費エネルギー削減量が最大となるように垂直結合命令を決定する.これにより命令メモリのアクセス数を削減し,消費エネルギーを削減することができる.計算機実験により,メモリを含むプロセッサ全体で平均 41.9% の消費エネルギー削減を確認した. | |||||||
論文抄録(英) | ||||||||
内容記述タイプ | Other | |||||||
内容記述 | In this paper, we propose an energy-efficient ASIP synthesis method based on reducing instruction memory access. Since an instruction memory is one of the main energy consumers in ASIP, reducing consumed energy in instruction memory is an important problem. We propose a vertical combined instruction that stores two or more instructions issued sequentially into a single instruction. Then we propose a method to synthesize the vertical combined instructions from a scheduled CDFG. Since the number of instruction memory accesses is reduced, the energy consumption can also be reduced. In experimental results, we confirm reducing approximately 41.9% energy consumption at a whole processor system including memories. | |||||||
書誌レコードID | ||||||||
収録物識別子タイプ | NCID | |||||||
収録物識別子 | AA11451459 | |||||||
書誌情報 |
研究報告システムLSI設計技術(SLDM) 巻 2009, 号 7(2009-SLDM-138), p. 147-152, 発行日 2009-01-22 |
|||||||
Notice | ||||||||
SIG Technical Reports are nonrefereed and hence may later appear in any journals, conferences, symposia, etc. | ||||||||
出版者 | ||||||||
言語 | ja | |||||||
出版者 | 情報処理学会 |