@techreport{oai:ipsj.ixsq.nii.ac.jp:00061230, author = {溝上, 雄太 and 中野, 光臣 and 飯田, 全広 and 末吉, 敏則 and Yuta, Mizokami and Mitsutaka, Nakano and Masahiro, Iida and Toshinori, Sueyoshi}, issue = {7(2009-SLDM-138)}, month = {Jan}, note = {MX コアは細粒度の演算器 (Processing Element: PE) を複数搭載した超並列 SIMD(Singlelnstruction MultipleData) 型プロセッサである.MX コアは細粒度 PE を超並列に動作させることでピーク性能を高めている.よって,その性能は PE の稼働状況(並列度)に依存する.一方,アプリケーションは一般に演算データのサイズや処理内容によって演算並列度は一定ではないため,常にすべての PE で処理を行えるわけではない本稿では,並列度の低いアプリケーションにおいて PE の稼働率を向上させる手法として,演算粒度を変更可能な PE アーキテクチャを提案する.提案アーキテクチャを RAS 暗号に適用した結果,従来アーキテクチャと比較して 34% の性能改善が得られた., MX-Core is a massively parallel SIMD (Single Instruction Multiple Data) type processor which have fine-grained computing units (PE). The performance of MX-Core depends on the utilization rate of PEs. Therefore, it is necessary to achieve a high operational perfomance that it operate with high parallelism. However, the instruction level parallelism depends on applications or processing, which is cause of performance deterioration in MX-Core. In this study, we proposed the unitable PE architecture. This architecture solves the parallelism problem of application. As a result, as compared with traditional architecture, the proposed architecture to RSA cryptography improves performance by 34% .}, title = {MX コアにおける PE 粒度変更による実行効率の改善}, year = {2009} }