@techreport{oai:ipsj.ixsq.nii.ac.jp:00054349, author = {山口, 直人 and 塩見, 彰睦 and Naoto, Yamaguchi and Akichika, Shiomi}, issue = {103(2003-CE-071)}, month = {Oct}, note = {SEP-3は、静岡大学情報科学科の計算機教育用に開発されたマイクロプロセッサである。現在は回路図入力によるボトムアップ式で設計演習を行なっている。一方、実際の設計現場では言語ベースのトップダウン式設計手法へのシフトが起きようとしており、本学の設計演習もこのような変化に対応する必要がある。そこで本研究では、C言語を拡張したHDLであるHandel-Cを用いたトップダウン方式のSEP設計方法を提案し、その工数を評価した結果を報告する。実験の結果、目標工数36時間未満を達成することができ、回路規模も現行の実験ボードに実装可能な規模であることが確認できた。, In our university, the design exercise of microprocessor SEP-3 for education using a schematic entry CAD is performed with bottom-up method. On the other hand, design site is try to change to top-down design method using C base hardware description language. We also have to apply to such change. In this paper, we propose the top-down design of SEP-3 using Handel-C, and describe the design effort. At the result, new design method needed 15 man-hour and required approximately 10,000 gates.}, title = {Handel - Cによる教育用マイクロプロセッサSEP - 3の設計と工数評価}, year = {2003} }