WEKO3
アイテム
1チップMPEG-2ビデオ復号LSI
https://ipsj.ixsq.nii.ac.jp/records/41704
https://ipsj.ixsq.nii.ac.jp/records/4170455c54f98-9dd3-49b8-aa02-43d3809b20df
名前 / ファイル | ライセンス | アクション |
---|---|---|
![]() |
Copyright (c) 1995 by the Information Processing Society of Japan
|
|
オープンアクセス |
Item type | SIG Technical Reports(1) | |||||||
---|---|---|---|---|---|---|---|---|
公開日 | 1995-03-31 | |||||||
タイトル | ||||||||
タイトル | 1チップMPEG-2ビデオ復号LSI | |||||||
タイトル | ||||||||
言語 | en | |||||||
タイトル | Development of a VLSI chip for video decoding conforming to MPEG-2 | |||||||
言語 | ||||||||
言語 | jpn | |||||||
資源タイプ | ||||||||
資源タイプ識別子 | http://purl.org/coar/resource_type/c_18gh | |||||||
資源タイプ | technical report | |||||||
著者所属 | ||||||||
株式会社富士通研究所 | ||||||||
著者所属 | ||||||||
株式会社富士通研究所 | ||||||||
著者所属 | ||||||||
株式会社富士通研究所 | ||||||||
著者所属 | ||||||||
富士通株式会社 | ||||||||
著者所属 | ||||||||
株式会社富士通研究所 | ||||||||
著者所属 | ||||||||
富士通株式会社 | ||||||||
著者所属 | ||||||||
富士通ディジタル・テクノロジ株式会社 | ||||||||
著者所属 | ||||||||
富士通九州ディジタル・テクノロジ株式会社 | ||||||||
著者所属(英) | ||||||||
en | ||||||||
Fujitsu Laboratories Ltd. | ||||||||
著者所属(英) | ||||||||
en | ||||||||
Fujitsu Laboratories Ltd. | ||||||||
著者所属(英) | ||||||||
en | ||||||||
Fujitsu Laboratories Ltd. | ||||||||
著者所属(英) | ||||||||
en | ||||||||
Fuiitsu Limited | ||||||||
著者所属(英) | ||||||||
en | ||||||||
Fujitsu Laboratories Ltd. | ||||||||
著者所属(英) | ||||||||
en | ||||||||
Fuiitsu Limited | ||||||||
著者所属(英) | ||||||||
en | ||||||||
Fujitsu Digital Technology Ltd. | ||||||||
著者所属(英) | ||||||||
en | ||||||||
Fujitsu Kyusyu Digital Technology Ltd. | ||||||||
著者名 |
渡辺, 英明
山下, 公一
酒井, 潔
宮坂, 秀樹
太田, 光彦
宮脇, 克樹
河野忠美
小早川, 隆洋
× 渡辺, 英明 山下, 公一 酒井, 潔 宮坂, 秀樹 太田, 光彦 宮脇, 克樹 河野忠美 小早川, 隆洋
|
|||||||
著者名(英) |
Watanabe, Hideaki
Yamashita, Koichi
Sakai, Kiyoshi
Miyasaka, Hideki
Ohta, Mitsuhiko
Miyawaki, Katsuki
Kohno, Tadayoshi
Kobayakawa, Takahiro
× Watanabe, Hideaki Yamashita, Koichi Sakai, Kiyoshi Miyasaka, Hideki Ohta, Mitsuhiko Miyawaki, Katsuki Kohno, Tadayoshi Kobayakawa, Takahiro
|
|||||||
論文抄録 | ||||||||
内容記述タイプ | Other | |||||||
内容記述 | マルチメディアシステムにおけるキーテクノロジとして注目されている、動画像符号化の国際標準MPEG?2に準拠した、1チップビデオデコーダLSIを開発した。本LSIは標準における主要クラスであるメインプロファイル@メインレベルに対応しており、スタジオレベルの高品質な動画像をリアルタイムで復号可能である。また、本LSIはエンコーダの一部としても使用可能であるという特長を持つ。アーキテクチャの最適化および乗算器等のゲート規模の比較的大きくなる部分を積極的にマクロ化することにより、LSIの小型化、低消費電力化を実現した。使用テクノロジとしては、0.5μm CMOSプロセスを用い、約620Kトランジスタの回路を11.35×11.35mm^2のチップに収容した。LSI開発と同時に本LSIを用いたパソコンベースの評価ボードを試作し、正常に動作すること確認した。 | |||||||
論文抄録(英) | ||||||||
内容記述タイプ | Other | |||||||
内容記述 | A VLSI chip fully compatible with MPEG-2 has been developed. The chip comforms to Main Profile @ Main Level of the standard and realizes real-time decoding of studio quality moving pictures. In addition, it is designed to operate as a part of MPEG-2 realtime encoder. The chip size and power dissipation are reduced by optimizing its architecture and by using hardware macro cells for bulky circuits such as multipliers. Owing to them, the chip has been implemented with approximately 620K transistors on 11.35×11.35mm^2 using a triple metal 0.5μm CMOS technology. The chip has been confirmed to work well after evaluation using PC-based testbed. | |||||||
書誌レコードID | ||||||||
収録物識別子タイプ | NCID | |||||||
収録物識別子 | AN10438399 | |||||||
書誌情報 |
情報処理学会研究報告オーディオビジュアル複合情報処理(AVM) 巻 1995, 号 37(1994-AVM-008), p. 31-36, 発行日 1995-03-31 |
|||||||
Notice | ||||||||
SIG Technical Reports are nonrefereed and hence may later appear in any journals, conferences, symposia, etc. | ||||||||
出版者 | ||||||||
言語 | ja | |||||||
出版者 | 情報処理学会 |