@techreport{oai:ipsj.ixsq.nii.ac.jp:00029383, author = {佐谷野, 健二 and 片下, 敏宏 and 小池, 汎平 and 児玉, 祐悦 and 坂根, 広史 and 甲村, 康人 and Kenji, Sayano and Toshihiro, Katashita and Hanpei, Koike and Yuetsu, Kodama and Hirofumi, Sakane and Yasuhito, Koumura}, issue = {22(2000-HPC-085)}, month = {Mar}, note = {本研究では,近年大容量化の進むFPGAを応用してマルチプロセッサ向けエミュレーションシステムの開発を行っている.本システムでは,プロセッサコアとネットワーク機能を単一のFPGAチップ内に実装することで,高速なエミュレーション動作と高い柔軟性を実現する.また,FPGAチップ間を高速な差動信号バスで結ぶことにより,マルチプロセッサのエミュレーションを行う際のシステム全体の性能を考慮して設計を行った., In this research, we are developing a multiprocessor emulation system by the application of large-scale FPGA that the capacity is increasing rapidly in recent years. This system realizes very high-speed emulation and high flexibility, since processor cores and network switches are implemented in a single FPGA chip. Furthermore, the system performance at multiprocessor emulation is regarded in the development of this system by that the high-speed differential I/O buses connect each FPGA chip.}, title = {大容量FPGAの応用によるマルチプロセッサエミュレーションシステムの開発}, year = {2001} }