WEKO3
アイテム
メモリスロットに搭載されるNICのクラスタ性能予測
https://ipsj.ixsq.nii.ac.jp/records/29359
https://ipsj.ixsq.nii.ac.jp/records/293597a373173-ac39-4185-9c26-00990329fd03
名前 / ファイル | ライセンス | アクション |
---|---|---|
![]() |
Copyright (c) 2001 by the Information Processing Society of Japan
|
|
オープンアクセス |
Item type | SIG Technical Reports(1) | |||||||
---|---|---|---|---|---|---|---|---|
公開日 | 2001-07-25 | |||||||
タイトル | ||||||||
タイトル | メモリスロットに搭載されるNICのクラスタ性能予測 | |||||||
タイトル | ||||||||
言語 | en | |||||||
タイトル | Performance Estimation of a Cluster with a NIC Plugged into a Memory Slot | |||||||
言語 | ||||||||
言語 | jpn | |||||||
資源タイプ | ||||||||
資源タイプ識別子 | http://purl.org/coar/resource_type/c_18gh | |||||||
資源タイプ | technical report | |||||||
著者所属 | ||||||||
東京農工大学 | ||||||||
著者所属 | ||||||||
東京農工大学 | ||||||||
著者所属 | ||||||||
(株)東芝 研究開発センター | ||||||||
著者所属 | ||||||||
新情報処理開発機構 | ||||||||
著者所属(英) | ||||||||
en | ||||||||
Tokyo University of Agliculture and Technology | ||||||||
著者所属(英) | ||||||||
en | ||||||||
Tokyo University of Agliculture and Technology | ||||||||
著者所属(英) | ||||||||
en | ||||||||
TOSHIBA Corporate Research & Development Center | ||||||||
著者所属(英) | ||||||||
en | ||||||||
Real World Computing Partnership | ||||||||
著者名 |
濱田, 芳博
中條拓伯
田邊, 昇
工藤, 知宏
× 濱田, 芳博 中條拓伯 田邊, 昇 工藤, 知宏
|
|||||||
著者名(英) |
Yoshihiro, Hamada
Hironori, Nakajo
Noboru, Tanabe
Tomohiro, Kudoh
× Yoshihiro, Hamada Hironori, Nakajo Noboru, Tanabe Tomohiro, Kudoh
|
|||||||
論文抄録 | ||||||||
内容記述タイプ | Other | |||||||
内容記述 | PCメモリスロットへ搭載し,低レイテンシかつ高バンド幅な通信を可能にするネットワークインターフェース(NIC)として新情報処理開発機構並列分散システムアーキテクチャ研究室で開発が行われている.本報告書ではDIMMnet-1について,ホストCPU-NIC間のバンド幅という観点から性能予測を行う.比較対象はPCIバス上へ搭載されるMyrinet社のNIC(33/66MHz)であり,これらのNICは同等の送受信機構と物理接続を持つと仮定した. | |||||||
論文抄録(英) | ||||||||
内容記述タイプ | Other | |||||||
内容記述 | Real World Computing Partnership has been developing a new network interface called DIMMnet-1 that is plugged into a memory bus in a PC in order to establish a low latency and high bandwidth network for cluster computing. In this paper performance estimation is discribed bandwidth of a data path between CPU and NIC. A target for comparision is Myrinet of Myricom. We assume that both NIC's holds the same transfer mechanisms and physical connection, and discuss advantage and disadvantage of memory bus and I/O bus. | |||||||
書誌レコードID | ||||||||
収録物識別子タイプ | NCID | |||||||
収録物識別子 | AN10463942 | |||||||
書誌情報 |
情報処理学会研究報告ハイパフォーマンスコンピューティング(HPC) 巻 2001, 号 77(2001-HPC-087), p. 105-110, 発行日 2001-07-25 |
|||||||
Notice | ||||||||
SIG Technical Reports are nonrefereed and hence may later appear in any journals, conferences, symposia, etc. | ||||||||
出版者 | ||||||||
言語 | ja | |||||||
出版者 | 情報処理学会 |