ログイン 新規登録
言語:

WEKO3

  • トップ
  • ランキング
To
lat lon distance
To

Field does not validate



インデックスリンク

インデックスツリー

メールアドレスを入力してください。

WEKO

One fine body…

WEKO

One fine body…

アイテム

  1. 研究報告
  2. ハイパフォーマンスコンピューティング(HPC)
  3. 2001
  4. 77(2001-HPC-087)

DIMMスロット搭載型ネットワークインタフェースDIMMnet-1の試作

https://ipsj.ixsq.nii.ac.jp/records/29358
https://ipsj.ixsq.nii.ac.jp/records/29358
5b0c556d-a9b2-4087-95c5-cc0187cdd6b3
名前 / ファイル ライセンス アクション
IPSJ-HPC01087018.pdf IPSJ-HPC01087018.pdf (1.5 MB)
Copyright (c) 2001 by the Information Processing Society of Japan
オープンアクセス
Item type SIG Technical Reports(1)
公開日 2001-07-25
タイトル
タイトル DIMMスロット搭載型ネットワークインタフェースDIMMnet-1の試作
タイトル
言語 en
タイトル A prototype of high bandwidth low latency network interface plugged into a DIMM slot
言語
言語 jpn
資源タイプ
資源タイプ識別子 http://purl.org/coar/resource_type/c_18gh
資源タイプ technical report
著者所属
新情報処理開発機構/東芝
著者所属
新情報処理開発機構
著者所属
日立IT
著者所属
日立IT
著者所属
東京農工大学
著者所属
東京農工大学
著者所属
新情報処理開発機構
著者所属
慶応義塾大学
著者所属(英)
en
Real World Computing Partnership/Toshiba
著者所属(英)
en
Toshiba
著者所属(英)
en
Hitachi Information Technology
著者所属(英)
en
Hitachi Information Technology
著者所属(英)
en
Tokyo University of Agriculture and Technology
著者所属(英)
en
Tokyo University of Agriculture and Technology
著者所属(英)
en
Real World Computing Partnership
著者所属(英)
en
Keio University
著者名 田邊, 昇 山本, 淳二 今城, 秀樹 上嶋, 利明 濱田, 芳博 中條拓伯 工藤, 知宏 天野, 英晴

× 田邊, 昇 山本, 淳二 今城, 秀樹 上嶋, 利明 濱田, 芳博 中條拓伯 工藤, 知宏 天野, 英晴

田邊, 昇
山本, 淳二
今城, 秀樹
上嶋, 利明
濱田, 芳博
中條拓伯
工藤, 知宏
天野, 英晴

Search repository
著者名(英) Noboru, Tanabe Junji, Yamamoto Hideki, Imashiro Uejima, Toshiaki Yoshihiro, Hamada Hironori, Nakajo Tomohiro, Kudoh Hideharu, Amano

× Noboru, Tanabe Junji, Yamamoto Hideki, Imashiro Uejima, Toshiaki Yoshihiro, Hamada Hironori, Nakajo Tomohiro, Kudoh Hideharu, Amano

en Noboru, Tanabe
Junji, Yamamoto
Hideki, Imashiro
Uejima, Toshiaki
Yoshihiro, Hamada
Hironori, Nakajo
Tomohiro, Kudoh
Hideharu, Amano

Search repository
論文抄録
内容記述タイプ Other
内容記述 我々はDIMMスロット搭載型ネットワークインタフェースDIMMnet-1を開発中である。DIMMnet-1は低遅延通信用にAOTF、高バンド幅通信用のにBOTFという送信機構を装備している。これらにより、通信遅延時間270ns、同時送受信バンド幅が各方向1022MB/sを実現し、ともに従来の10倍程度の性能向上が得られることを示す。さらにDIMMnetをDDR-DIMMに対応させることによって、同時送受信バンド幅を各方向1882MB/sにまで改善することを示す。
論文抄録(英)
内容記述タイプ Other
内容記述 A high performance network interface architecture for PC clusters in order to overcome the limitation of PCI bus and communication overhead is presented. We propose a network interface plugged into a DIMM slot with AOtf and BOTF sending mechanisms. A prototype called DIMMnet-1 and its implementation are also presented. DIMMnet-1's one way short message latency based on cycle acculate simulator is only 270ns. ITs simultaneous sending and receiving bandwidth evaluated by measuring data copying performance on 1GHz Pentium3 based PC is 1022MB/s for each dirrections. The effect of supporting DDR slot on the future DIMMnet is evaluated on Athlon 1.33GHz based PC. The result shows 1882MB/s for each dirrections can be realized.
書誌レコードID
収録物識別子タイプ NCID
収録物識別子 AN10463942
書誌情報 情報処理学会研究報告ハイパフォーマンスコンピューティング(HPC)

巻 2001, 号 77(2001-HPC-087), p. 99-104, 発行日 2001-07-25
Notice
SIG Technical Reports are nonrefereed and hence may later appear in any journals, conferences, symposia, etc.
出版者
言語 ja
出版者 情報処理学会
戻る
0
views
See details
Views

Versions

Ver.1 2025-01-22 17:35:52.202819
Show All versions

Share

Mendeley Twitter Facebook Print Addthis

Cite as

エクスポート

OAI-PMH
  • OAI-PMH JPCOAR
  • OAI-PMH DublinCore
  • OAI-PMH DDI
Other Formats
  • JSON
  • BIBTEX

Confirm


Powered by WEKO3


Powered by WEKO3