@techreport{oai:ipsj.ixsq.nii.ac.jp:00029054, author = {渡邊, 翔太 and 入江, 英嗣 and 高田, 正法 and 坂井, 修一 and Shota, Watanabe and Hidetsugu, Irie and Masanori, Takada and Shuichi, Sakai}, issue = {19(2004-HPC-101)}, month = {Mar}, note = {クラスタ型アーキテクチャは、実行コアを複数のクラスタに分散し、広い実行幅と高クロック動作の両立を目指している。本研究ではこのようなクラスタ型のスーパースカラプロセッサで従来よりも大きなボトルネックとなってしまうストア命令のIn-Orderかつ1サイクルに1つという発行の制限に着目し、ストア命令をより早い時刻に発行する手法を提案する。, Clustered microarchitecture aims at coexistence of wider execution width and higher clock rate by distributing an execution core to clusters.In this paper, we focuse on the issue constraint of store instructions: Store instructions should be issued only one in a cycle following program order. This limit becomes a narrower bottleneck on clustered microarchitecture. Then we propose technique reducing issue delay of store instructions.}, title = {クラスタ型スーパースカラプロセッサにおけるストア命令の早期発行手法}, year = {2005} }