@techreport{oai:ipsj.ixsq.nii.ac.jp:00028279, author = {趙慶録 and 浅田, 邦博 and K., R.Cho and K., Asada}, issue = {108(1989-SLDM-050)}, month = {Dec}, note = {本稿では内部状態割当に線形コードを用いて2段パスロジック構造になる新しい非同期順序回路の合成手法を提案する。状態割当は遷移表の特性に依存せず一義的に行われ,レーシング・フリーは内部状態割当ではなく,状態変数を記憶する4FET'sセット・リセットフリップ・フロップとそれを駆動する回路で実現する。セットとリセットの駆動回路は各々のパス上に2つのトランジスタ(入カと状態変数)が置かれる2段パスロジック構造になっている。合成された回路は基本モード動作ではハザードフリーになるコンパクトな回路で,スタティックな電力消費がない。またハードウェアの大きさを他の手法と解析的に比較評価した。, This paper presents a new design method for asynchronous sequential machines, which utilizes two-transistor pass logic circuits and linear code state assignment. Memory elements for internal state codes are set-reset flip-flops. Each set-reset control circuit for flip-flops is synthesized as a two-transistor pass logic circuit, which has only two input variables on each pass. Synthesized circuits are hazard and critical race free, and compact, compared with other methods. It is shown that the present method gives the smallest circuit in terms of numbers of transistor for large transition tables (more 40cells).}, title = {2段パスロジックによる非同期式順序回路の合成}, year = {1989} }