@techreport{oai:ipsj.ixsq.nii.ac.jp:00028222, author = {高嶺, 美夫 and 杉田, 智彦 and 清水, 嗣雄 and Yoshio, Takamine and Toshihiko, Sugita and Tsuguo, Shimizu}, issue = {100(1990-SLDM-055)}, month = {Dec}, note = {動作レベル・シミュレーションにおいて最も多くの処理時間を要しているのは、プール式や真理値表により記述された組合せ回路部分のイベント評価である。この点に着目し、イベント保留デマンド・ドリブン()方式を考案し、高速な動作レベル・シミュレータBeSIMを開発した。REDD方式は、特にレジスタ前段にある組合せ回路における不要なイベント評価を抑止することにより、当該部分のシミュレーション時間を40?90%削減可能である。Sun SPARC station 370を用い、100kゲート規模のCPUモデルを対象とするシミュレーションをBeSIMにより行った場合、ゲート・レベル論理シミュレータに比べ1桁以上高速な、19.4サイクル/秒の処理速度を得た。, A new simulation algorithm for high-speed behavioral simulation is described. In behavioral simulation, the process that consumes the most time is the evaluation of combinational logic circuits, which described by Boolean expressions or truth tables. To reduce the time, a reserved-event and demand-driven (REDD) algorithm was developed. It lessens useless evaluations, especially those of circuits located in front of registers. Incorporating this algorithm, a behavioal simulator called BeSIM has been developed. Using a Sun SPARC station 370, BeSIM can simulate a CPU system with about 100 kilogates at a speed of 19.4 cycles per second, which is over ten times faster than that of a gate-level simulator.}, title = {BeSIM:動作レベル・シミュレータ}, year = {1990} }