WEKO3
アイテム
識別可能な多値レベルを考慮したニューロンMOS論理素子設計手法
https://ipsj.ixsq.nii.ac.jp/records/27837
https://ipsj.ixsq.nii.ac.jp/records/27837d19b74e2-bc6e-4fbd-a17d-01e3c7312377
名前 / ファイル | ライセンス | アクション |
---|---|---|
![]() |
Copyright (c) 1996 by the Information Processing Society of Japan
|
|
オープンアクセス |
Item type | SIG Technical Reports(1) | |||||||
---|---|---|---|---|---|---|---|---|
公開日 | 1996-10-17 | |||||||
タイトル | ||||||||
タイトル | 識別可能な多値レベルを考慮したニューロンMOS論理素子設計手法 | |||||||
タイトル | ||||||||
言語 | en | |||||||
タイトル | A Design Method of Logic Elements Using Neuron MOS Transistors Considering the Number of Multiple - Valued Logic Levels | |||||||
言語 | ||||||||
言語 | jpn | |||||||
資源タイプ | ||||||||
資源タイプ識別子 | http://purl.org/coar/resource_type/c_18gh | |||||||
資源タイプ | technical report | |||||||
著者所属 | ||||||||
九州大学大学院システム情報科学研究科情報工学専攻 | ||||||||
著者所属 | ||||||||
九州大学大学院システム情報科学研究科情報工学専攻 | ||||||||
著者所属(英) | ||||||||
en | ||||||||
Department of Computer Science and Communication Engineering Graduate School of Information Science and Electrical Engineering Kyushu University | ||||||||
著者所属(英) | ||||||||
en | ||||||||
Department of Computer Science and Communication Engineering Graduate School of Information Science and Electrical Engineering Kyushu University | ||||||||
著者名 |
池, 兼次郎
× 池, 兼次郎
|
|||||||
著者名(英) |
Kenjirou, Ike
× Kenjirou, Ike
|
|||||||
論文抄録 | ||||||||
内容記述タイプ | Other | |||||||
内容記述 | ニューロンMOSトランジスタ(euMO)は複数の入力ゲートを持ち,全入力信号の重みつき加算を行った結果に対してしきい動作をする高機能デバイスである.本稿ではまずneuMOSがデバイス内部で多値論理を扱い,内部で識別可能な多値レベル数がneuMOS回路を設計する上で大きな設計制約になることを述べる.次にこれまで検討を行ってきた2段neuMOS回路の特徴と問題点を指摘し,回路構成により自由度を持たせた多段neuMOS回路の構成を述べ,その設計手法を提案する.最後に本手法を用いたすべての3変数論理関数に対する設計結果を示す. | |||||||
論文抄録(英) | ||||||||
内容記述タイプ | Other | |||||||
内容記述 | A neuron MOS transistor, abbreviated to a neuMOS, has more than two input gates. It is highly functional device which realizes a switching operations as a threshold function of the weighted sum of all binary in put signals. NeuMOS deals with multiple-valued logic in the device and the number of recognizable logic levels in neuMOS is a major constraint on designing neuMOS circuits. We point out feature and problems of a 2-level neuMOS circuit, which we have studied. We propose a design method of a multi-level neuMOS circuit which has more degree of freedom on a circuit structure than the 2-level neuMOS circuit. Using this method, we generate multi-level neuMOS circuits for all 3-variable logic functions. | |||||||
書誌レコードID | ||||||||
収録物識別子タイプ | NCID | |||||||
収録物識別子 | AA11451459 | |||||||
書誌情報 |
情報処理学会研究報告システムLSI設計技術(SLDM) 巻 1996, 号 101(1996-SLDM-081), p. 33-40, 発行日 1996-10-17 |
|||||||
Notice | ||||||||
SIG Technical Reports are nonrefereed and hence may later appear in any journals, conferences, symposia, etc. | ||||||||
出版者 | ||||||||
言語 | ja | |||||||
出版者 | 情報処理学会 |