WEKO3
アイテム
リアルタイムシステムのためのハードウェアコンパイレーション技術
https://ipsj.ixsq.nii.ac.jp/records/27508
https://ipsj.ixsq.nii.ac.jp/records/2750872976600-cde0-4cf5-86d9-a490cda057bb
名前 / ファイル | ライセンス | アクション |
---|---|---|
![]() |
本記事の著作権は著者に帰属します.
|
|
オープンアクセス |
Item type | SIG Technical Reports(1) | |||||||
---|---|---|---|---|---|---|---|---|
公開日 | 2002-03-04 | |||||||
タイトル | ||||||||
タイトル | リアルタイムシステムのためのハードウェアコンパイレーション技術 | |||||||
タイトル | ||||||||
言語 | en | |||||||
タイトル | Hardware Compilation Techniques for Real - Time Systems | |||||||
言語 | ||||||||
言語 | jpn | |||||||
資源タイプ | ||||||||
資源タイプ識別子 | http://purl.org/coar/resource_type/c_18gh | |||||||
資源タイプ | technical report | |||||||
著者所属 | ||||||||
日本セロックシカ株式会社 | ||||||||
著者所属 | ||||||||
日本セロックシカ株式会社 | ||||||||
著者所属(英) | ||||||||
en | ||||||||
Chief Science Officer, Celoxica Ltd. | ||||||||
著者所属(英) | ||||||||
en | ||||||||
SVP Technology, Celoxica Ltd. | ||||||||
著者名 |
イアン・ページ
マット・ニューマン
× イアン・ページ マット・ニューマン
|
|||||||
著者名(英) |
Ian, Page
Mat, Newman
× Ian, Page Mat, Newman
|
|||||||
論文抄録 | ||||||||
内容記述タイプ | Other | |||||||
内容記述 | 今日リアルタイムシステムには設計者が考慮しなければならないプロセッシングコンポーネント(CPU DSP FPGA/PLD および ASIC)の選択肢が多くある。システムが複雑になればなるほど、プロジェクトの成功は、開発ツールやランタイム環境に依存する。本稿では、Handel-C言語とDK1による、生産性向上、かつ、複雑なアルゴリズムのFPGA/PLDへのダイレクトな実装、実行を可能にする新しいアプローチを紹介する。これを、組込みシステム内のビデオ暗号化アルゴリズムのハードウェア加速例を用いて説明する。従来の手法と比べて設計時間が大幅に短縮し、決められた時間でより多くのアーキテクチャ構想が可能になるため、デザインもより改善されたものになった。 | |||||||
論文抄録(英) | ||||||||
内容記述タイプ | Other | |||||||
内容記述 | Many choices of processing components face the designer of today's real-time systems, including CPU, DSP, FPGA, and ASIC. With such systems increasing in complexity it is often the development tools and runtime environments that make or break a project. This paper presents Handel-C and DK1 which provide a new approach to rapid design that allows application specialists (software or hardware professionals) to increase their productivity and implement and execute algorithms directly on FPGA silicon. As design is so much faster than conventional methodologies, it is routinely possible to investigate many more architectural possibilities within a fixed design timeframe and so produce improved designs. This is illustrated using an evaluation project where hardware acceleration of a video encryption processing bottleneck was implemented using these tools and the subsequent throughput improvement assessed. | |||||||
書誌レコードID | ||||||||
収録物識別子タイプ | NCID | |||||||
収録物識別子 | AA11451459 | |||||||
書誌情報 |
情報処理学会研究報告システムLSI設計技術(SLDM) 巻 2002, 号 18(2001-SLDM-105), p. 1-8, 発行日 2002-03-04 |
|||||||
Notice | ||||||||
SIG Technical Reports are nonrefereed and hence may later appear in any journals, conferences, symposia, etc. | ||||||||
出版者 | ||||||||
言語 | ja | |||||||
出版者 | 情報処理学会 |