@techreport{oai:ipsj.ixsq.nii.ac.jp:00027424,
 author = {石川, 裕一朗 and 宮岡, 祐一郎 and 戸川, 望 and 柳澤, 政生 and 大附, 辰夫 and Yuichiro, Ishikawa and Yuichiro, Miyaoka and Nozomu, Togawa and Masao, Yanagisawa and Tatsuo, Ohtsuki},
 issue = {105(2003-SLDM-111)},
 month = {Oct},
 note = {我々はCAM(仮想メモリ)を使用するプロセッサを対象としたハードウェア/ソフトウェア強調合成システムを構築中である.現在のシステムはC言語で記述されたアプリケーション記述を入力としてそのアプリケーションを実行するプロセッサの最適ハードウェア構築を出力する.本稿では,現在のシステムを拡張し,面積制約機能を付加したCAMプロセッサ向けハードウェア/ソフトウェア協調合成システムを提案する.提案手法では面積制約を満足した上で実行時間を最小化するCAMワード数を導出し,CAMに一部をRAMに置換してプロセッサの面積を削減する.計算機実験により,面積制約を満たした上で,システムに入力されたアプリケーションを最速に実行するプロセッサの構成を出力できる事を確認した., We have been building the hardware/software cosynthesis system for a processor core with a content addressable memory (CAM). We input a description of an application program written in C language into the system, and the system outputs an optimal hardware configuration of a CAM processor which executes an inputted application program. This paper extends our hardware/ software cosynthesis system which incorporates area constraints for a CAM processor. The system computes the number of CAM words which minimizes the execution time with meeting the area constraints. We reduce the CAM processor's area by replacing CAM with RAM according to the word number that the system computed. Experimental results for practical application program show that the system can output a configuration of the processor which executes the application program fastest with meeting the area constraints.},
 title = {面積制約を考慮したCAMプロセッサ向けハードウェア/ソフトウェア協調設計手法},
 year = {2003}
}