WEKO3
アイテム
CMOS論理セルレイアウトの網羅的生成による製造時の配線欠陥最小化手法
https://ipsj.ixsq.nii.ac.jp/records/27376
https://ipsj.ixsq.nii.ac.jp/records/273762afa75a6-43b7-4571-92cd-632ba9c394cc
名前 / ファイル | ライセンス | アクション |
---|---|---|
![]() |
Copyright (c) 2003 by the Information Processing Society of Japan
|
|
オープンアクセス |
Item type | SIG Technical Reports(1) | |||||||
---|---|---|---|---|---|---|---|---|
公開日 | 2003-11-27 | |||||||
タイトル | ||||||||
タイトル | CMOS論理セルレイアウトの網羅的生成による製造時の配線欠陥最小化手法 | |||||||
タイトル | ||||||||
言語 | en | |||||||
タイトル | Exact Wiring Fault Minimization via Comprehensive Layout Synthesis for CMOS Logic Cells | |||||||
言語 | ||||||||
言語 | jpn | |||||||
資源タイプ | ||||||||
資源タイプ識別子 | http://purl.org/coar/resource_type/c_18gh | |||||||
資源タイプ | technical report | |||||||
著者所属 | ||||||||
東京大学大学院工学系研究科 | ||||||||
著者所属 | ||||||||
東京大学大学院工学系研究科/東京大学大規模集積システム設計教育研究センター(VDEC) | ||||||||
著者所属 | ||||||||
東京大学大学院工学系研究科/東京大学大規模集積システム設計教育研究センター(VDEC) | ||||||||
著者所属(英) | ||||||||
en | ||||||||
Dept. of Electronic Engineering, University of Tokyo | ||||||||
著者所属(英) | ||||||||
en | ||||||||
Dept. of Electronic Engineering, University of Tokyo/VLSI Design and Education Center (VDEC), University of Tokyo | ||||||||
著者所属(英) | ||||||||
en | ||||||||
Dept. of Electronic Engineering, University of Tokyo/VLSI Design and Education Center (VDEC), University of Tokyo | ||||||||
著者名 |
飯塚, 哲也
池田, 誠
浅田, 邦博
× 飯塚, 哲也 池田, 誠 浅田, 邦博
|
|||||||
著者名(英) |
Tetsuya, Iizuka
Makoto, Ikeda
Kunihiro, Asada
× Tetsuya, Iizuka Makoto, Ikeda Kunihiro, Asada
|
|||||||
論文抄録 | ||||||||
内容記述タイプ | Other | |||||||
内容記述 | 本稿では,最小幅のCMOS論理セルレイアウトを網羅的に生成することにより,製造時に配線に欠陥が発生する確率の最も小さいレイアウトを得る手法を提案する.本手法では製造時に発生するスポット上の欠陥(Spot Defect)により二つのセル内配線が短絡する確率を,その欠陥の大きさの分布と,欠陥がそこに発生することにより短絡を引き起こす領域(Critucal Area)の終端や角での効果を考慮に入れ,それをコスト関数として用いる.これを用いることにより,網羅的に生成した最小幅のセルレイアウトから配線の短絡が最も起きにくいレイアウトを選びだすことが可能となる.レイアウト生成においては,充足可能性判定を用いた手法[1]を利用して可能な幅最小のトランジスタ配置を全て生成し,それら全てに対してセル内配線に特化した網羅的配線手法を適用することにより可能なセルレイアウトパターンを全て生成する.本手法をトランジスタ数14までのCMOS論理回路に適用することにより,配線長最小の解を選び出した場合と比較して配線の短絡の発生率を約15%削減できる事を示した. | |||||||
論文抄録(英) | ||||||||
内容記述タイプ | Other | |||||||
内容記述 | This paper proposes am exact cell layout synthesis technique to minimize the probability of wiring faults due to spot defects. We modeled the probability of faults on intra-cell routings with considering the spot defects size distribution and the end effect of critical areas. By using the model as a cost function, we comprehensively generate the minimum width layout of CMOS logic cells and select the optimum layouts. Our comprehensive cell synthesis method utilizes the procedure [1] to generate all possible minimum-width transistor placements and applies the comprehensive intro-cell routing to each generated placement considering the constraints characteristic of standard-cell layouts. Experimental results show that our technique reduces about 15% of the fault probabilities compared with the wire-length-minimum layouts for CMOS logic circuits which have up to 14 transistors. | |||||||
書誌レコードID | ||||||||
収録物識別子タイプ | NCID | |||||||
収録物識別子 | AA11451459 | |||||||
書誌情報 |
情報処理学会研究報告システムLSI設計技術(SLDM) 巻 2003, 号 120(2003-SLDM-112), p. 187-191, 発行日 2003-11-27 |
|||||||
Notice | ||||||||
SIG Technical Reports are nonrefereed and hence may later appear in any journals, conferences, symposia, etc. | ||||||||
出版者 | ||||||||
言語 | ja | |||||||
出版者 | 情報処理学会 |