@techreport{oai:ipsj.ixsq.nii.ac.jp:00027329, author = {粟島, 亨 and 戸井, 崇雄 and 中村, 典嗣 and 紙, 弘和 and 加藤吉之介 and 若林, 一敏 and 宮澤, 義幸 and 李, 京 and Toru, Awashima and Takao, Toi and Noritsugu, Nakamura and Hirokazu, Kami and Yoshinosuke, Kato and Kazutoshi, Wakabayashi and Yoshiyuki, Miyazawa and Li, Jing}, issue = {5(2003-SLDM-113)}, month = {Jan}, note = {動的再構成可能プロセッサDRP(Dynamically Reconfigurable Processor)のする.C言語ベースの動作合成エンジンをフロントエンドとすることでDPRに対するソフトウェアライクな開発環境を実現した.C言語の操作記述から自動スケジューラにより制御回路(FSM)とデータパス回路が合成される.制御回路はDRPの状態遷移コントローラー(STC)にマッピングされ,データパス回路は複数のコンテキストに分割された上でPEアレイにマッピングされる.フロントエンド合成とバックエンド合成は統合開発環境によりみつに統合され,直感的なGUIが提供される.実チップ上のシンボリックデバッグが可能なオンチップ・デバッガも備えた., A C Compiler for Dynamically Reconfigurable Processor: DRP is presented. Software like design environment is realized by using our C-based behavior synthesizer as a front-end of the compiler. Finite state machine (FMS) and data paths are generated from C-based behavior description and directly mapped onto State Transition Controller (STC) and multiple context PE arrays of DRP. An integrated development environment (IDE) is provided to support intuitive operations. A symbolic debugger for the actual chip is also provided.}, title = {招待論文 動的再構成可能チップDRPのCコンパイラ}, year = {2004} }