WEKO3
アイテム
高コード効率と低レイテンシ処理を実現した自動車制御・民生・産業機器向けコントローラ用CPUコアの開発
https://ipsj.ixsq.nii.ac.jp/records/27288
https://ipsj.ixsq.nii.ac.jp/records/2728897420e35-6394-42f3-bc41-cac3ae5f7c73
名前 / ファイル | ライセンス | アクション |
---|---|---|
![]() |
Copyright (c) 2004 by the Information Processing Society of Japan
|
|
オープンアクセス |
Item type | SIG Technical Reports(1) | |||||||
---|---|---|---|---|---|---|---|---|
公開日 | 2004-10-22 | |||||||
タイトル | ||||||||
タイトル | 高コード効率と低レイテンシ処理を実現した自動車制御・民生・産業機器向けコントローラ用CPUコアの開発 | |||||||
タイトル | ||||||||
言語 | en | |||||||
タイトル | Small-Code-Size and Low-Latency Microcontroller core for Automotive, Industrial, and PC-Peripheral Applications | |||||||
言語 | ||||||||
言語 | jpn | |||||||
資源タイプ | ||||||||
資源タイプ識別子 | http://purl.org/coar/resource_type/c_18gh | |||||||
資源タイプ | technical report | |||||||
著者所属 | ||||||||
株式会社 日立製作所 中央研究所 | ||||||||
著者所属 | ||||||||
株式会社 ルネサステクノロジ | ||||||||
著者所属 | ||||||||
株式会社 日立製作所 日立研究所 | ||||||||
著者所属 | ||||||||
株式会社 日立製作所 日立研究所 | ||||||||
著者所属 | ||||||||
株式会社 ルネサステクノロジ | ||||||||
著者所属 | ||||||||
株式会社 ルネサステクノロジ | ||||||||
著者所属 | ||||||||
株式会社 ルネサステクノロジ | ||||||||
著者所属 | ||||||||
株式会社 ルネサステクノロジ | ||||||||
著者所属 | ||||||||
株式会社 日立製作所 中央研究所 | ||||||||
著者所属(英) | ||||||||
en | ||||||||
Central Research Laboratory, Hitachi Ltd. | ||||||||
著者所属(英) | ||||||||
en | ||||||||
Renesas Technology Corp. | ||||||||
著者所属(英) | ||||||||
en | ||||||||
Hitachi Research Laboratory, Hitachi Ltd. | ||||||||
著者所属(英) | ||||||||
en | ||||||||
Hitachi Research Laboratory, Hitachi Ltd. | ||||||||
著者所属(英) | ||||||||
en | ||||||||
Renesas Technology Corp. | ||||||||
著者所属(英) | ||||||||
en | ||||||||
Renesas Technology Corp. | ||||||||
著者所属(英) | ||||||||
en | ||||||||
Renesas Technology Corp. | ||||||||
著者所属(英) | ||||||||
en | ||||||||
Renesas Technology Corp. | ||||||||
著者所属(英) | ||||||||
en | ||||||||
Central Research Laboratory, Hitachi Ltd. | ||||||||
著者名 |
勝, 康夫
竹内, 誠二
安部, 雄一
山田, 弘道
平柳, 和也
冨田, 明彦
萩原, 今朝巳
片岡, 健
志村, 隆則
× 勝, 康夫 竹内, 誠二 安部, 雄一 山田, 弘道 平柳, 和也 冨田, 明彦 萩原, 今朝巳 片岡, 健 志村, 隆則
|
|||||||
著者名(英) |
Sugure, Yasuo
Seiji, Takeuchi
Yuichi, Abe
Hiromichi, Yamada
Kazuya, Hirayanagi
Akihiko, Tomita
Kesami, Hagiwara
Takeshi, Kataoka
Takanori, Shimura
× Sugure, Yasuo Seiji, Takeuchi Yuichi, Abe Hiromichi, Yamada Kazuya, Hirayanagi Akihiko, Tomita Kesami, Hagiwara Takeshi, Kataoka Takanori, Shimura
|
|||||||
論文抄録 | ||||||||
内容記述タイプ | Other | |||||||
内容記述 | 高コード効率と低レイテンシの命令および割り込み処理を実現した、自動車制御・民生・産業機器向け32ビット組込みRISCコントローラCPUコアを開発した。本コアは,200MHz動作時に360MIPS 400MFLOPSの性能を達成した。高コード効率の実現のため、新規命令の追加とCコンパイラ改善により、コード効率が従来の約75%に改善した。また、低レイテンシの命令処理のために、パイプラインの段数を5段あるいは最小3段に抑えた2並列スーパスカラ方式などを採用することで、サイクル性能が従来の約1.8倍向上した。更に、レジスタバンクとスーパスカラ構造に最適化したレジスタ読み出しパスを利用することで、割り込み例外処理とレジスタ退避処理の並列実行が可能となった。その結果、割り込み応答時間が従来の37サイクルから6サイクルまで大幅に短縮できた。 | |||||||
論文抄録(英) | ||||||||
内容記述タイプ | Other | |||||||
内容記述 | A 32-bit embedded RISC microcontroller core targeted for automotive, industrial, and PC-peripheral applications has been developed to offer the smaller code size, lower-latency instruction and interrupt processing. The core achieved 360MIPS and 400MFLOPS at 200MHz measured using Dhrystone 1.1. For smaller code size, new instructions have been added to the instruction set. These new instructions, as well as an enhanced C compiler, produce object files about 25% smaller than those for a previous designed core. A dual-issue superscalar structure consisting of three- or five-stage pipelines provides instruction processing with low latency. The cycle performance is an average of 1.8 times faster than the previous designed core. The superscalar structure and the register bank are used to save CPU registers to the resister bank in parallel when executing interrupt processing. This structure significantly improves interrupt response time from 37 cycles to 6 cycles. | |||||||
書誌レコードID | ||||||||
収録物識別子タイプ | NCID | |||||||
収録物識別子 | AA11451459 | |||||||
書誌情報 |
情報処理学会研究報告システムLSI設計技術(SLDM) 巻 2004, 号 102(2004-SLDM-116), p. 99-104, 発行日 2004-10-22 |
|||||||
Notice | ||||||||
SIG Technical Reports are nonrefereed and hence may later appear in any journals, conferences, symposia, etc. | ||||||||
出版者 | ||||||||
言語 | ja | |||||||
出版者 | 情報処理学会 |