@techreport{oai:ipsj.ixsq.nii.ac.jp:00026961, author = {菱田, 智雄 and 石橋, 宏太 and 木村, 峻 and 奥野, 直樹 and 松本, 光崇 and 中野, 裕文 and 岩男, 剛宜 and 奥野, 義弘 and 有本, 和民 and 泉, 知論 and 藤野, 毅 and Tomoo, HISHIDA and Kouta, ISHIBASHI and Shun, KIMURA and Naoki, OKUNO and Mitsutaka, MATSUMOTO and Hirofumi, NAKANO and Takenobu, IWAO and Yoshihiro, OKUNO and Kazutami, ARIMOTO and Tomonori, IZUMI and Takeshi, FUJINO}, issue = {2(2007-SLDM-128)}, month = {Jan}, note = {近年、少量生産の SoC (システムオンチップ)製造において、マスク費用やレイアウト・検証設計費用などの初期開発費用の増加が大きな問題になっている。FPGA を製品に使用することも行われているが、FPGA は SoC と比較して性能面で劣っており、1チップあたりの製造コストが高いという問題がある。本論文では、SoC 内の一部にプログラマブルロジック ePLX(embedded Programmable Logic matriX)を配置することを提案する。ePLX を用いることにより、SoC 内の回路ブロックで、アプリケーションや顧客に特有の機能は論理を変更することができる。ePLX アーキテクチャはローカルアーキテクチャ(マトリクス状に配置した2入力 LUT と、マトリクス端に配置した FF)とそれらを接続する階層的な配線リソースを有している点に特徴がある。加算器、乗算器、DES 暗号回路などのサンプル回路を ePLX 上でマッピングした結果から、LUT の使用率を議論する。また、HDL コードから ePLX のコンフィグレーションデータを生成する自動設計フローを紹介し、その一部として開発している自動ツールを用いたローカルアーキテクチャのマッピング結果を報告する。, Recently, non-recurring engineering costs (NREs), including cost of mask-sets, and engineering design efforts are critical problems in a small-volume SoC(System on a Chip) manufacturing. FPGAs are used for some electrical products, but FPGAs still have lower performance and higher chip-cost than SoC. In this paper, we propose ePLX(embedded Programmable Logic matriX) that is embedded in SoC. Application-specific or customers-specific logic function in SoC can be changed using ePLX. The ePLX architecture is based on the programmable local-clusters, which are composed of two input Look-Up-Table(LUT) matrix and the D-FlipFlops on the matrix side. The hierarchical wiring resources are located between the local-clusters. We demonstrate the ePLX mapping results for sample circuits such as an adder, a multiplier, and a DES encryption circuit, and discuss LUT utilization efficiency. Lastly, we introduce ePLX design flow from HDL code to ePLX configuration data, and experimental results using the mapping tool which is newly-developed for ePLX.}, title = {SoC 埋め込み型プログラマブルロジック ePLX の設計アーキテクチャの検討と回路マッピングの評価}, year = {2007} }