ログイン 新規登録
言語:

WEKO3

  • トップ
  • ランキング
To
lat lon distance
To

Field does not validate



インデックスリンク

インデックスツリー

メールアドレスを入力してください。

WEKO

One fine body…

WEKO

One fine body…

アイテム

  1. 研究報告
  2. システムとLSIの設計技術(SLDM)
  3. 2007
  4. 105(2007-SLDM-131)

パワーゲーティング技術における製造ばらつぎの回路特性への影響

https://ipsj.ixsq.nii.ac.jp/records/26909
https://ipsj.ixsq.nii.ac.jp/records/26909
8055ef88-4ae7-4f27-85d2-1838a14fc66d
名前 / ファイル ライセンス アクション
IPSJ-SLDM07131007.pdf IPSJ-SLDM07131007.pdf (517.7 kB)
Copyright (c) 2007 by the Information Processing Society of Japan
オープンアクセス
Item type SIG Technical Reports(1)
公開日 2007-10-26
タイトル
タイトル パワーゲーティング技術における製造ばらつぎの回路特性への影響
タイトル
言語 en
タイトル Analytical Delay Variation Analysis for Power-Gated Circuits Under Process Variation
言語
言語 jpn
資源タイプ
資源タイプ識別子 http://purl.org/coar/resource_type/c_18gh
資源タイプ technical report
著者所属
東京工業大学統合研究院
著者所属
東京工業大学統合研究院
著者所属
東京工業大学統合研究院
著者所属(英)
en
Integrated Reserch Institute, Tokyo Institute of Technology
著者所属(英)
en
Integrated Reserch Institute, Tokyo Institute of Technology
著者所属(英)
en
Integrated Reserch Institute, Tokyo Institute of Technology
著者名 萩原, 汐 佐藤, 高史 益, 一哉

× 萩原, 汐 佐藤, 高史 益, 一哉

萩原, 汐
佐藤, 高史
益, 一哉

Search repository
著者名(英) Shiho, HAGIWARA Takashi, SATO Kazuya, MASU

× Shiho, HAGIWARA Takashi, SATO Kazuya, MASU

en Shiho, HAGIWARA
Takashi, SATO
Kazuya, MASU

Search repository
論文抄録
内容記述タイプ Other
内容記述 プロセス微細化に伴って増加するリーク電流を低減して低消費電力化を図るため、動作していない回路の電源をスイッチにより選択的に遮断するパワーゲーティング技術が提案されている。一方で、回路特性に対する製造ばらつきの影響が顕著となり、ばらつきを考慮した回路設計手法が必要となっている。本論文では、電源遮断スイッチを用いる回路においてトランジスタの特性ばらつきが回路特性、特に遅延時間ばらつきに与える影響について議論する。電源遮断スイッチを含めた回路中の全てのトランジスタのばらつきを考慮するときの回路遅延とその分散を求める式を導く。モンテカルロ・シミュレーションとの比較により、提案する式が遅延分散の電源スイッチサイズ依存性等を適切に表現することを確認した。導出した式は、電源遮断スイッチの有無による遅延時間ばらつきの高速な見積りやばらつき考慮のスイッチサイズ最適化等に利用できる。
論文抄録(英)
内容記述タイプ Other
内容記述 Subthreshold leakage current of transistors has been increasingly becoming larger as the miniaturization of their size. Power gating concept, which utilize sleep transistor to selectively shut off power supplies of inactive circuit blocks, is considered to be one of a promising techniques to reduce power consumption of an LSI. The device size scaling, on the other hand, increased the impact of device parameter variations on circuit performance. This paper discusses combined influence of device parameter variation on delay characteristic of power-gated circuits. Analytical equations which evaluate delay variance of logic gates is derived using simple MOSFET current models. Monte-Carlo simulations demonstrate that the proposed equations correctly capture virtual ground voltage, circuit delay, and delay variation of switchtransistor size dependency, etc. The proposed equations can be suitably used for switch size optimization considering device variation.
書誌レコードID
収録物識別子タイプ NCID
収録物識別子 AA11451459
書誌情報 情報処理学会研究報告システムLSI設計技術(SLDM)

巻 2007, 号 105(2007-SLDM-131), p. 37-42, 発行日 2007-10-26
Notice
SIG Technical Reports are nonrefereed and hence may later appear in any journals, conferences, symposia, etc.
出版者
言語 ja
出版者 情報処理学会
戻る
0
views
See details
Views

Versions

Ver.1 2025-01-22 18:47:57.167493
Show All versions

Share

Mendeley Twitter Facebook Print Addthis

Cite as

エクスポート

OAI-PMH
  • OAI-PMH JPCOAR
  • OAI-PMH DublinCore
  • OAI-PMH DDI
Other Formats
  • JSON
  • BIBTEX

Confirm


Powered by WEKO3


Powered by WEKO3