WEKO3
アイテム
FPGAアレイを用いたスケーラブルなReconfigurable HPC
https://ipsj.ixsq.nii.ac.jp/records/26838
https://ipsj.ixsq.nii.ac.jp/records/268388794f3d0-781e-4995-8bb9-92d1d61ed9cd
名前 / ファイル | ライセンス | アクション |
---|---|---|
![]() |
Copyright (c) 2008 by the Information Processing Society of Japan
|
|
オープンアクセス |
Item type | SIG Technical Reports(1) | |||||||
---|---|---|---|---|---|---|---|---|
公開日 | 2008-01-16 | |||||||
タイトル | ||||||||
タイトル | FPGAアレイを用いたスケーラブルなReconfigurable HPC | |||||||
タイトル | ||||||||
言語 | en | |||||||
タイトル | Scalable RHPC (Reconfigurable HPC) by using FPGA array | |||||||
言語 | ||||||||
言語 | jpn | |||||||
資源タイプ | ||||||||
資源タイプ識別子 | http://purl.org/coar/resource_type/c_18gh | |||||||
資源タイプ | technical report | |||||||
著者所属 | ||||||||
東京農工大学工学府 | ||||||||
著者所属 | ||||||||
東京農工大学工学府 | ||||||||
著者所属 | ||||||||
東京農工大学工学府 | ||||||||
著者所属(英) | ||||||||
en | ||||||||
The Faculty of Technology, Tokyo University of Agriculture and Technology | ||||||||
著者所属(英) | ||||||||
en | ||||||||
The Faculty of Technology, Tokyo University of Agriculture and Technology | ||||||||
著者所属(英) | ||||||||
en | ||||||||
The Faculty of Technology, Tokyo University of Agriculture and Technology | ||||||||
著者名 |
飯島, 浩晃
佐藤-輝
関根, 優年
× 飯島, 浩晃 佐藤-輝 関根, 優年
|
|||||||
著者名(英) |
Hiroaki, IIJIMA
Kazuki, SATO
Masatoshi, SEKINE
× Hiroaki, IIJIMA Kazuki, SATO Masatoshi, SEKINE
|
|||||||
論文抄録 | ||||||||
内容記述タイプ | Other | |||||||
内容記述 | 大規模演算をスケーラブルに行える基盤として,多数のFPGA同士を相互接続したFPGAアレイが提案されている.我々が提案するFPGAアレイは,大規模FPGAを搭載し,外部10を大量に装備した小型のFPGAカードを,格子状に並べた構成を取る.演算回路を格納するFPGAは,対象問題にあわせて回路を構成することができるため,比較的安価に専用回路を用いた高性能な演算を手に入れることができる.FPGAアレイはPCI型FPGAカード(hwModule)に接続し,hw/sw複合体に組み込むことで容易な制御を目指す.本稿では提案システムによって,差分法によるポアソン方程式の演算を,どれだけ高速に行うことができるかについて予備実験を行った. | |||||||
論文抄録(英) | ||||||||
内容記述タイプ | Other | |||||||
内容記述 | FPGA array that interconnect amang many FPGAs was reported as foundation for large-scale operations. FPGA array we propose in this paper consist of a grid structure by using small FPGA card, which equips with large-scale FPGA and large amount of external IOs. This FPGA can reconfigure the arithmetic circuit to fit the target problem, so get a dedicated circuit for high-performance computing at relatively cheap. FPGA array aims at easy to control by embedding in hw/sw complex through PCI type FPGA card. This paper takes the pilot study how fast proposed system can calculate Poisson's equation by the finite difference method. | |||||||
書誌レコードID | ||||||||
収録物識別子タイプ | NCID | |||||||
収録物識別子 | AA11451459 | |||||||
書誌情報 |
情報処理学会研究報告システムLSI設計技術(SLDM) 巻 2008, 号 2(2008-SLDM-133), p. 13-18, 発行日 2008-01-16 |
|||||||
Notice | ||||||||
SIG Technical Reports are nonrefereed and hence may later appear in any journals, conferences, symposia, etc. | ||||||||
出版者 | ||||||||
言語 | ja | |||||||
出版者 | 情報処理学会 |