ログイン 新規登録
言語:

WEKO3

  • トップ
  • ランキング
To
lat lon distance
To

Field does not validate



インデックスリンク

インデックスツリー

メールアドレスを入力してください。

WEKO

One fine body…

WEKO

One fine body…

アイテム

  1. 研究報告
  2. システムソフトウェアとオペレーティング・システム(OS)
  3. 1999
  4. 21(1998-OS-080)

マルチスレッドアーキテクチャ用データキャッシュ?動的スレッドアソシアティブ方式?の評価

https://ipsj.ixsq.nii.ac.jp/records/25901
https://ipsj.ixsq.nii.ac.jp/records/25901
5c722f06-b1aa-4cf7-b597-6cb007e94baa
名前 / ファイル ライセンス アクション
IPSJ-OS98080017.pdf IPSJ-OS98080017.pdf (575.1 kB)
Copyright (c) 1999 by the Information Processing Society of Japan
オープンアクセス
Item type SIG Technical Reports(1)
公開日 1999-03-04
タイトル
タイトル マルチスレッドアーキテクチャ用データキャッシュ?動的スレッドアソシアティブ方式?の評価
タイトル
言語 en
タイトル An Analysis of A Data Cache Dynamically Thread-Associative for Multithread Architecture
言語
言語 jpn
資源タイプ
資源タイプ識別子 http://purl.org/coar/resource_type/c_18gh
資源タイプ technical report
著者所属
電気通信大学大学院情報システム学研究科
著者所属
電気通信大学大学院情報システム学研究科
著者所属
電気通信大学大学院情報システム学研究科
著者所属(英)
en
The Graduate School of Information Systems, The University of Electro - Communications
著者所属(英)
en
The Graduate School of Information Systems, The University of Electro - Communications
著者所属(英)
en
The Graduate School of Information Systems, The University of Electro - Communications
著者名 山崎, 真矢 本多, 弘樹 弓場, 敏嗣

× 山崎, 真矢 本多, 弘樹 弓場, 敏嗣

山崎, 真矢
本多, 弘樹
弓場, 敏嗣

Search repository
著者名(英) Shinya, Yamazaki Hiroki, Honda Toshitsugu, Yuba

× Shinya, Yamazaki Hiroki, Honda Toshitsugu, Yuba

en Shinya, Yamazaki
Hiroki, Honda
Toshitsugu, Yuba

Search repository
論文抄録
内容記述タイプ Other
内容記述 本稿では,マルチスレッドプロセッサのキャッシュ構成として,各スレッドで使用できるキャッシュラインをスレッド処理数に応じて制限する動的スレッドアソシアティブ(Dynamically Thread-Associative)方式[1]の評価報告をする。本方式では,従来のセットアソシアティブ方式の置き換え動作を変更しキャッシュ内にスレッド専用領域を確保することで,複数のスレッド間での干渉によって起こるキャッシュミスを低減することが期待できる。シミュレータを用いて本方式の評価を行った結果,本方式により複数スレッド間での干渉を低減できることがわかった。
論文抄録(英)
内容記述タイプ Other
内容記述 We have presented a new replacement algorithm in set-associative cache adapted to multithread architecture. By restricting the replacement candidate blocks to the sub-set in a set that exclusively assigned to each thread, the cache miss rate caused by the interference among threads can be kept low. This paper shows the result of the measurements on the cache simulator.
書誌レコードID
収録物識別子タイプ NCID
収録物識別子 AN10444176
書誌情報 情報処理学会研究報告システムソフトウェアとオペレーティング・システム(OS)

巻 1999, 号 21(1998-OS-080), p. 97-102, 発行日 1999-03-04
Notice
SIG Technical Reports are nonrefereed and hence may later appear in any journals, conferences, symposia, etc.
出版者
言語 ja
出版者 情報処理学会
戻る
0
views
See details
Views

Versions

Ver.1 2025-01-22 19:15:54.104050
Show All versions

Share

Mendeley Twitter Facebook Print Addthis

Cite as

エクスポート

OAI-PMH
  • OAI-PMH JPCOAR
  • OAI-PMH DublinCore
  • OAI-PMH DDI
Other Formats
  • JSON
  • BIBTEX

Confirm


Powered by WEKO3


Powered by WEKO3