@techreport{oai:ipsj.ixsq.nii.ac.jp:00024381,
 author = {内藤, 潤 and 城和貴 and 松野, 宏昭 and 新田, 博之 and Jun, Naito and Kazuki, Joe and Hiroaki, Matsuno and Hiroyuki, Nitta},
 issue = {97(1992-ARC-097)},
 month = {Dec},
 note = {プロセッサ・クラスタ方式の並列計算機ASURAの構成要素であるASURAクラスタについて、シミュレーション及び実測を基に性能を評価する。評価目的はキャッシュの有用性とバスバンド幅であるが、簡略化のためキャッシュについてはシングル・プロセッサで評価を行なう。さらにマルチプロセッサの評価においては、単一プロセッサのキャッシュ・シミュレータとセミ・マルコフ過程によるASURAクラスタの解析モデルを併用した新たな手法を提案し評価を試みる。その結果、キャッシュを効果的に利用出来るようなユーザ・プログラム・レベルでの最適化のみでも、クラスタ内でほぼスケーラブルな性能向上が得られることが確認されたことを示す。, ASURA is a large scale multiprocessor system, consisting of clusters of multiple bus-based shared memory multiprocessors. In this paper, we evaluate its cluster, presenting simulation results and the results obtained from a prototype machine. The aim of our evaluation is to examine the usability of the cache and the limitations of a system bus, though for simplicity the cache is examined for only the uni-processor case. A new method is introduced, which combines a uni-processor cache simulator and a Semi-Marcov model and is used to evaluate the multiprocessor performance of the ASURA cluster, Finally, we show that how efficient use of the cache allows the ASURA cluster get scalable performance.},
 title = {ASURAクラスタの性能評価},
 year = {1992}
}