Item type |
SIG Technical Reports(1) |
公開日 |
2024-11-05 |
タイトル |
|
|
タイトル |
PVTコーナーや要求特性に対応したベイズ最適化によるLDOサイジング |
タイトル |
|
|
言語 |
en |
|
タイトル |
LDO sizing using Bayesian optimization handling PVT corner and requirement |
言語 |
|
|
言語 |
jpn |
資源タイプ |
|
|
資源タイプ識別子 |
http://purl.org/coar/resource_type/c_18gh |
|
資源タイプ |
technical report |
著者所属 |
|
|
|
群馬大学 |
著者所属 |
|
|
|
京都工芸繊維大学 |
著者所属(英) |
|
|
|
en |
|
|
Gunma University |
著者所属(英) |
|
|
|
en |
|
|
Kyoto Institude of Technology |
著者名 |
増渕, 剛
高井, 伸和
|
著者名(英) |
Tsuyohi, Masubuchi
Nobukazu, Takai
|
論文抄録 |
|
|
内容記述タイプ |
Other |
|
内容記述 |
アナログ集積回路設計では,常に手戻りが発生してしまうリスクを抱えている.予期せぬ設計の手戻りは,要求特性の細かな設定や,プロセスばらつきなどの影響を受けない設計により発生確率を下げることができる.本論文では,より細かな要求特性,PVT コーナー条件を組み込んだ自動サイジングを実装することで,ユーザーが求める特性を満たす回路を自動設計する手法を提案する.TSMC65nm プロセスの LDO 回路において,9 個の PVTコーナー条件と 8 個の要求特性を全て満たすようなサイジングをベイズ最適化を用いて行った結果,設計者が要求した特性を全て満たす素子値を得ることに成功した. |
論文抄録(英) |
|
|
内容記述タイプ |
Other |
|
内容記述 |
In analog integrated circuit design, there is always a risk of redesign. The probability of unexpected design rework can be reduce by detailed design of required characteristics and design that is not affected by process variations. Therefore, by implementing automatic sizing that incorporates more detailed required characteristics and PVT corner conditions, we suggest a method of automatic design that satisfied satisfied all of the characteristics required by the designer. For an LDO circuit on the TSMC 65nm process, 9 PVT corner conditions, 8 required charactics, and using Bayesian optimization, we performed to obtain element value that satisfied all of the characteristics required by the designer. |
書誌レコードID |
|
|
収録物識別子タイプ |
NCID |
|
収録物識別子 |
AA11451459 |
書誌情報 |
研究報告システムとLSIの設計技術(SLDM)
巻 2024-SLDM-207,
号 19,
p. 1-4,
発行日 2024-11-05
|
ISSN |
|
|
収録物識別子タイプ |
ISSN |
|
収録物識別子 |
2188-8639 |
Notice |
|
|
|
SIG Technical Reports are nonrefereed and hence may later appear in any journals, conferences, symposia, etc. |
出版者 |
|
|
言語 |
ja |
|
出版者 |
情報処理学会 |