@techreport{oai:ipsj.ixsq.nii.ac.jp:00240486, author = {岩崎, 凌大 and 佐々木, 龍也 and 瀬戸, 謙修 and 飯田, 全広 and Ryo, Iwasaki and Tatsuya, Sasaki and Kenshu, Seto and Masahiro, Iida}, issue = {4}, month = {Nov}, note = {eFPGA IP の新論理セルとして,PAE Cell が提案されている.PAE Cell は一般的な LUT を用いた論理セルよりも構成メモリが少なく,多出力が可能であるという特徴がある.一方,クラスタ構造内のLCB(Local Connection Block)はクロスバーで作られており,入力数が増えると 2 のべき乗でスイッチ数が増える.したがって,多出力の PAE Cell では外部入力が同じでも,フィードバック入力が増えるため,クラスタの回路面積拡大が懸念される.本研究では,クラスタの面積増加を抑制するために,新クラスタ構造とクラスタリング手法を提案し,評価を行う.結果として,新クラスタ構造と提案クラスタリング手法を使用することで構成メモリ数を最大 38% の削減を行うことができた.また新クラスタに提案クラスタリング手法を使用することで,クラスタ数をフルクロスバーと同程度にすることができ,クラスタ数増加を抑えることが可能となった., The PAE Cell has been proposed as a new logic cell for eFPGA IP. The PAE Cell is characterized by requiring fewer configuration memories than general LUT-based logic cells while also supporting multiple outputs. On the other hand, the Local Connection Block (LCB) within the cluster structure is built using a crossbar, and the number of switches increases exponentially as the number of inputs increases. Therefore, in multi-output PAE Cells, even with the same external inputs, the increase in feedback inputs raises concerns about the expansion of the cluster’s circuit area. In this study, a new cluster structure and clustering method are proposed to suppress the increase in cluster area, and evaluations are performed. As a result, using the proposed cluster structure and clustering method, the number of configuration memories was reduced, achieving up to 38% reduction. Furthermore, the proposed clustering method, when applied to the new cluster structure, made it possible to maintain the number of clusters at a similar level to that of full crossbar clusters, effectively mitigating the increase in the number of clusters.}, title = {eFPGA IP向けPAE Cellを用いた新クラスタ構造およびクラスタリング手法}, year = {2024} }