WEKO3
アイテム
画像音声復号プロセッサにおけるメモリアーキテクチャ
https://ipsj.ixsq.nii.ac.jp/records/23866
https://ipsj.ixsq.nii.ac.jp/records/2386653ce78b0-64b5-4671-b0c7-7723575d1b32
名前 / ファイル | ライセンス | アクション |
---|---|---|
![]() |
Copyright (c) 1998 by the Information Processing Society of Japan
|
|
オープンアクセス |
Item type | SIG Technical Reports(1) | |||||||
---|---|---|---|---|---|---|---|---|
公開日 | 1998-05-15 | |||||||
タイトル | ||||||||
タイトル | 画像音声復号プロセッサにおけるメモリアーキテクチャ | |||||||
タイトル | ||||||||
言語 | en | |||||||
タイトル | Memory Architecture for Audio/Video Decoding Processor | |||||||
言語 | ||||||||
言語 | jpn | |||||||
資源タイプ | ||||||||
資源タイプ識別子 | http://purl.org/coar/resource_type/c_18gh | |||||||
資源タイプ | technical report | |||||||
著者所属 | ||||||||
松下電器産業(株)マルチメディア開発センター | ||||||||
著者所属 | ||||||||
松下電器産業(株)マルチメディア開発センター | ||||||||
著者所属 | ||||||||
松下電器産業(株)マルチメディア開発センター | ||||||||
著者所属 | ||||||||
松下電器産業(株)マルチメディア開発センター | ||||||||
著者所属 | ||||||||
松下電器産業(株)半導体開発本部 | ||||||||
著者所属 | ||||||||
松下電器産業(株)半導体開発本部 | ||||||||
著者所属 | ||||||||
松下電器産業(株)AVC社AVC商品開発研究所 | ||||||||
著者所属 | ||||||||
松下電器産業(株)マルチメディア開発センター | ||||||||
著者所属(英) | ||||||||
en | ||||||||
Multimedia Development Center, Matsushita Electric Industrial Co., Ltd. | ||||||||
著者所属(英) | ||||||||
en | ||||||||
Multimedia Development Center, Matsushita Electric Industrial Co., Ltd. | ||||||||
著者所属(英) | ||||||||
en | ||||||||
Multimedia Development Center, Matsushita Electric Industrial Co., Ltd. | ||||||||
著者所属(英) | ||||||||
en | ||||||||
Multimedia Development Center, Matsushita Electric Industrial Co., Ltd. | ||||||||
著者所属(英) | ||||||||
en | ||||||||
Corporate Semiconductor Development Division, Matsushita Electric Industrial Co., Ltd. | ||||||||
著者所属(英) | ||||||||
en | ||||||||
Corporate Semiconductor Development Division, Matsushita Electric Industrial Co., Ltd. | ||||||||
著者所属(英) | ||||||||
en | ||||||||
AVC Products Development Lab., AVC Company, Matsushita Electric Industrial Co., Ltd. | ||||||||
著者所属(英) | ||||||||
en | ||||||||
Multimedia Development Center, Matsushita Electric Industrial Co., Ltd. | ||||||||
著者名 |
西田, 英志
落合, 利之
木村, 浩三
平井, 誠
元濱, 正之
田中, 健志
上原, 宏敏
清原, 督三
× 西田, 英志 落合, 利之 木村, 浩三 平井, 誠 元濱, 正之 田中, 健志 上原, 宏敏 清原, 督三
|
|||||||
著者名(英) |
Hideshi, Nishida
Toshiyuki, Ochiai
Kozo, Kimura
Makoto, Hirai
Masayuki, Motohama
Takeshi, Tanaka
Hirotoshi, Uehara
Tokuzo, Kiyohara
× Hideshi, Nishida Toshiyuki, Ochiai Kozo, Kimura Makoto, Hirai Masayuki, Motohama Takeshi, Tanaka Hirotoshi, Uehara Tokuzo, Kiyohara
|
|||||||
論文抄録 | ||||||||
内容記述タイプ | Other | |||||||
内容記述 | 民生応用をターゲットとしたメディア処理のトータルソリューリョンを提供するメディアプロセッサMedia Core Processor^<TM>(MCP)を開発した.低周波数・低消費電力でフルフレームのMPEG Audio/Video,Dolby Digital Audioデコードが可能である.AVデコードでは高いメモリバンド幅が必要となるため,外部メモリとして一般的にSDRAMが用いられるが,アクセスあたりのオーバーヘッドが大きく,転送効率の低下が問題となる.我々は,アクセス順の最適化やバッファ機構を実装したメモリアーキテクチャにより,SDRAMの転送効率を向上し,低周波数(54MHz/81MHz)での動作を可能にした. | |||||||
論文抄録(英) | ||||||||
内容記述タイプ | Other | |||||||
内容記述 | We developed a Media Processor called Media Core Processor^<TM>(MCP) which targets a system solution for consumer multimedia products. This processor can decode full frame MPEG Audio / Video & Dolby Digital Audio with lower operating frequency and less power. In general, SDRAM is used to get a large bandwidth for Audio/Video decoding. However, it has a large overhead for one access and causes memory access efficiency to get worse. It is a memory architecture including memory access order optimization and memory buffering that makes working with lower operating frequency(54MHz/81MHz) possible. | |||||||
書誌レコードID | ||||||||
収録物識別子タイプ | NCID | |||||||
収録物識別子 | AN10096105 | |||||||
書誌情報 |
情報処理学会研究報告計算機アーキテクチャ(ARC) 巻 1998, 号 37(1998-ARC-129), p. 1-6, 発行日 1998-05-15 |
|||||||
Notice | ||||||||
SIG Technical Reports are nonrefereed and hence may later appear in any journals, conferences, symposia, etc. | ||||||||
出版者 | ||||||||
言語 | ja | |||||||
出版者 | 情報処理学会 |