ログイン 新規登録
言語:

WEKO3

  • トップ
  • ランキング
To
lat lon distance
To

Field does not validate



インデックスリンク

インデックスツリー

メールアドレスを入力してください。

WEKO

One fine body…

WEKO

One fine body…

アイテム

  1. シンポジウム
  2. シンポジウムシリーズ
  3. DAシンポジウム
  4. 2024

形状自在計算機システムに向けたネットワークインタフェース

https://ipsj.ixsq.nii.ac.jp/records/238257
https://ipsj.ixsq.nii.ac.jp/records/238257
257b8185-6221-4958-ae36-db3d27490bba
名前 / ファイル ライセンス アクション
IPSJ-DAS2024033.pdf IPSJ-DAS2024033.pdf (1.4 MB)
 2026年8月21日からダウンロード可能です。
Copyright (c) 2024 by the Information Processing Society of Japan
非会員:¥660, IPSJ:学会員:¥330, SLDM:会員:¥0, DLIB:会員:¥0
Item type Symposium(1)
公開日 2024-08-21
タイトル
タイトル 形状自在計算機システムに向けたネットワークインタフェース
言語
言語 jpn
キーワード
主題Scheme Other
主題 システム・アーキテクチャ
資源タイプ
資源タイプ識別子 http://purl.org/coar/resource_type/c_5794
資源タイプ conference paper
著者所属
東京大学
著者所属
東京大学
著者所属
東京大学
著者所属
東京大学
著者名 後藤, 俊樹

× 後藤, 俊樹

後藤, 俊樹

Search repository
門本, 淳一郎

× 門本, 淳一郎

門本, 淳一郎

Search repository
入江, 英嗣

× 入江, 英嗣

入江, 英嗣

Search repository
坂井, 修一

× 坂井, 修一

坂井, 修一

Search repository
著者名(英) Toshiki, Goto

× Toshiki, Goto

en Toshiki, Goto

Search repository
Junichiro, Kadomoto

× Junichiro, Kadomoto

en Junichiro, Kadomoto

Search repository
Hidetsugu, Irie

× Hidetsugu, Irie

en Hidetsugu, Irie

Search repository
Shuichi, Sakai

× Shuichi, Sakai

en Shuichi, Sakai

Search repository
論文抄録
内容記述タイプ Other
内容記述 形状自在計算機システムは多数の計算機チップからなり,それぞれのチップが無線通信を行うことで,多様な形状のシステムを動的に構成することが可能なシステムである.この計算機では,接続関係が変化するネットワーク構築が必須であり,再構成可能なネットワークが提案されてきた.しかしこれらはソフトウェアでの検証にとどまっている.小型のインターフェースを目指す上で,スケーラビリティの評価は重要である.本論文では,動的に再構成可能なネットワークインターフェースの HDL の実装を行う.FPGA 上で論理合成を行い,形状変化やスケーラビリティに関する評価を行った結果,衝突処理が課題であることがわかった.
論文抄録(英)
内容記述タイプ Other
内容記述 A shapechangeable computing system comprises multiple computing chips, each capable of wireless communication, enabling the dynamic configuration of systems in various forms. In such systems, the construction of a network with changing connection relationships is essential, and reconfigurable networks have been proposed to address this requirement. However, these proposals have been limited to software verification. Evaluating scalability is crucial when aiming for compact interfaces. In this paper, we implement an HDL-based reconfigurable network interface. Through logical synthesis on an FPGA and evaluation concerning shape change and scalability, we identified collision handling as a significant challenge.
書誌情報 DAシンポジウム2024論文集

巻 2024, p. 208-216, 発行日 2024-08-21
出版者
言語 ja
出版者 情報処理学会
戻る
0
views
See details
Views

Versions

Ver.1 2025-01-19 08:37:19.760736
Show All versions

Share

Mendeley Twitter Facebook Print Addthis

Cite as

エクスポート

OAI-PMH
  • OAI-PMH JPCOAR
  • OAI-PMH DublinCore
  • OAI-PMH DDI
Other Formats
  • JSON
  • BIBTEX

Confirm


Powered by WEKO3


Powered by WEKO3