WEKO3
アイテム
動画像処理向けDRAM混載DSP「MSPM」
https://ipsj.ixsq.nii.ac.jp/records/23780
https://ipsj.ixsq.nii.ac.jp/records/23780c7a909aa-2b04-42ed-8d0d-71c1394558cf
名前 / ファイル | ライセンス | アクション |
---|---|---|
![]() |
Copyright (c) 1999 by the Information Processing Society of Japan
|
|
オープンアクセス |
Item type | SIG Technical Reports(1) | |||||||
---|---|---|---|---|---|---|---|---|
公開日 | 1999-08-02 | |||||||
タイトル | ||||||||
タイトル | 動画像処理向けDRAM混載DSP「MSPM」 | |||||||
タイトル | ||||||||
言語 | en | |||||||
タイトル | A Digital Signal Processor with embedded DRAM for Video Processing : MSPM | |||||||
言語 | ||||||||
言語 | jpn | |||||||
資源タイプ | ||||||||
資源タイプ識別子 | http://purl.org/coar/resource_type/c_18gh | |||||||
資源タイプ | technical report | |||||||
著者所属 | ||||||||
株式会社富士通研究所 | ||||||||
著者所属 | ||||||||
株式会社富士通研究所 | ||||||||
著者所属 | ||||||||
株式会社富士通研究所 | ||||||||
著者所属 | ||||||||
株式会社富士通研究所 | ||||||||
著者所属 | ||||||||
株式会社富士通研究所 | ||||||||
著者所属 | ||||||||
株式会社富士通研究所 | ||||||||
著者所属 | ||||||||
株式会社富士通研究所 | ||||||||
著者所属 | ||||||||
株式会社富士通研究所 | ||||||||
著者所属 | ||||||||
株式会社富士通研究所 | ||||||||
著者所属(英) | ||||||||
en | ||||||||
Fujitsu Laboratories Limited | ||||||||
著者所属(英) | ||||||||
en | ||||||||
Fujitsu Laboratories Limited | ||||||||
著者所属(英) | ||||||||
en | ||||||||
Fujitsu Laboratories Limited | ||||||||
著者所属(英) | ||||||||
en | ||||||||
Fujitsu Laboratories Limited | ||||||||
著者所属(英) | ||||||||
en | ||||||||
Fujitsu Laboratories Limited | ||||||||
著者所属(英) | ||||||||
en | ||||||||
Fujitsu Laboratories Limited | ||||||||
著者所属(英) | ||||||||
en | ||||||||
Fujitsu Laboratories Limited | ||||||||
著者所属(英) | ||||||||
en | ||||||||
Fujitsu Laboratories Limited | ||||||||
著者所属(英) | ||||||||
en | ||||||||
Fujitsu Laboratories Limited | ||||||||
著者名 |
熊本, 乃親
鶴田, 徹
川勝, 保博
田中, 竜太
立松, 律子
白川, 暁
北浦, 智靖
栗田, 昌徳
吉沢, 英樹
× 熊本, 乃親 鶴田, 徹 川勝, 保博 田中, 竜太 立松, 律子 白川, 暁 北浦, 智靖 栗田, 昌徳 吉沢, 英樹
|
|||||||
著者名(英) |
Norichika, Kumamoto
Tohru, Tsuruta
Yasuhiro, Kawakatsu
Ryuta, Tanaka
Ritsuko, Tatematsu
Satoru, Shirakawa
Tomoyasu, Kitaura
Masanori, Kurita
Hideki, Yoshizawa
× Norichika, Kumamoto Tohru, Tsuruta Yasuhiro, Kawakatsu Ryuta, Tanaka Ritsuko, Tatematsu Satoru, Shirakawa Tomoyasu, Kitaura Masanori, Kurita Hideki, Yoshizawa
|
|||||||
論文抄録 | ||||||||
内容記述タイプ | Other | |||||||
内容記述 | 画像処理をソフトウェアにより効率よく実現できるDSP「MSPM」を提案する。画像処理は要求性能レンジが極めて広いため、プロセッサ単体性能の向上とスケーラビリティを持ったアーキテクチャが求められている。そこで、画像処理に適した並列分散機構を搭載することでスケーラビリティを確保し、高速・高バンド幅メモリアクセスを可能にするDRAM混載技術を用い、プロセッサ単体性能を最大限に活用することを可能にしている。このような特徴を持ったDSP「MSPM」を0.35umDRAM混載プロセスにより試作し、その画像処理性能を評価する。 | |||||||
論文抄録(英) | ||||||||
内容記述タイプ | Other | |||||||
内容記述 | A novel DSP "MSPM" is proposed. The DSP enables to efficiently implement video processing by software. Video processing applications have very wide performance range. Both scalable performance enhancement and high processor power are needed. To support scalability, MSPM has parallel and distributed processing mechanism applicable to video processing. We use embedded DRAM technique to realize high-speed and high-bandwidth memory access. This technique maximizes one processor performance. MSPM is implemented by using 0.35um embedded DRAM process. We evaluate MSPM for video processing performance. | |||||||
書誌レコードID | ||||||||
収録物識別子タイプ | NCID | |||||||
収録物識別子 | AN10096105 | |||||||
書誌情報 |
情報処理学会研究報告計算機アーキテクチャ(ARC) 巻 1999, 号 67(1999-ARC-134), p. 121-126, 発行日 1999-08-02 |
|||||||
Notice | ||||||||
SIG Technical Reports are nonrefereed and hence may later appear in any journals, conferences, symposia, etc. | ||||||||
出版者 | ||||||||
言語 | ja | |||||||
出版者 | 情報処理学会 |