WEKO3
アイテム
マルチプロセッサにおける共有変数用キャッシュ
https://ipsj.ixsq.nii.ac.jp/records/23562
https://ipsj.ixsq.nii.ac.jp/records/23562d48564a6-c9e3-4fe5-a1d6-51275314afd7
名前 / ファイル | ライセンス | アクション |
---|---|---|
![]() |
Copyright (c) 2001 by the Information Processing Society of Japan
|
|
オープンアクセス |
Item type | SIG Technical Reports(1) | |||||||
---|---|---|---|---|---|---|---|---|
公開日 | 2001-11-28 | |||||||
タイトル | ||||||||
タイトル | マルチプロセッサにおける共有変数用キャッシュ | |||||||
タイトル | ||||||||
言語 | en | |||||||
タイトル | A Cache Architecture for Shared Variables on Multiprocessor | |||||||
言語 | ||||||||
言語 | jpn | |||||||
資源タイプ | ||||||||
資源タイプ識別子 | http://purl.org/coar/resource_type/c_18gh | |||||||
資源タイプ | technical report | |||||||
著者所属 | ||||||||
九州工業大学工学部電気工学科 | ||||||||
著者所属 | ||||||||
九州工業大学工学部電気工学科 | ||||||||
著者所属(英) | ||||||||
en | ||||||||
Depertment of Electronic Engineering, Faculty of Engineering, Kyushu Institute of Technology | ||||||||
著者所属(英) | ||||||||
en | ||||||||
Depertment of Electronic Engineering, Faculty of Engineering, Kyushu Institute of Technology | ||||||||
著者名 |
山脇, 彰
岩根, 雅彦
× 山脇, 彰 岩根, 雅彦
|
|||||||
著者名(英) |
Akira, Yamawaki
Masahiko, Iwane
× Akira, Yamawaki Masahiko, Iwane
|
|||||||
論文抄録 | ||||||||
内容記述タイプ | Other | |||||||
内容記述 | 同期機能を持つ共有変数メモリTSVMのキャッシュであるTSVCを搭載したマルチプロセッサオンチップ(MOC)を提案する。MOCにおいて,TSVMはTSVCと主メモリで実現され,スレッド間の同期通信はTSVCの一貫性制御とともに行われる。タスクの生成と同時に共有変数をTSVCに読込んでおくため,タスクの実行中にPEは共有変数を高速にアクセスできる。MOCの開発にあたり,TSVMのプログラムとの親和性とTSVCの基本機能の性能を検証した。TSVMを用いて並列化したプログラムと同期通信メモリTCSMでのコード量を比較し,TSVCはTCSMに対し最大で26%のコード量を削減でき,最大で1.88の速度向上を得た。 | |||||||
論文抄録(英) | ||||||||
内容記述タイプ | Other | |||||||
内容記述 | The tagged Shared Variable Memory(TSVM) is the concept of a structured memory with the synchronization mechanism, and consists of the Tagged Shared Varibale Cache(TSVC) and a main memory in Multiprocessor-On-a-Chip(MOC). The synchronization and communication between threads are performed simultaneously with consistency control of TSVC. Because a shared variables are loaded to TSVCs in generating a task, a PE in the MOC can access them via TSVC during executing the task. In development of MOC, the adaptivity to a parallel program of TSVM and the validity of the fundamental function of TSVC is compared with TCSM using two programs on multiprocessor MTA/TSVM consists of 4 scalar processors. TSVM can reduce the amount of assembler code of up to 26% for TCSM. The maximum speed up ratio of TSVC to TCSM is 1.88. | |||||||
書誌レコードID | ||||||||
収録物識別子タイプ | NCID | |||||||
収録物識別子 | AN10096105 | |||||||
書誌情報 |
情報処理学会研究報告計算機アーキテクチャ(ARC) 巻 2001, 号 116(2001-ARC-145), p. 33-38, 発行日 2001-11-28 |
|||||||
Notice | ||||||||
SIG Technical Reports are nonrefereed and hence may later appear in any journals, conferences, symposia, etc. | ||||||||
出版者 | ||||||||
言語 | ja | |||||||
出版者 | 情報処理学会 |