WEKO3
アイテム
FUCEプロセッサにおけるメモリシステムの提案と評価
https://ipsj.ixsq.nii.ac.jp/records/23521
https://ipsj.ixsq.nii.ac.jp/records/23521a7bf9aaf-a9c8-41e2-8a1b-64ecb4b76aab
名前 / ファイル | ライセンス | アクション |
---|---|---|
![]() |
Copyright (c) 2002 by the Information Processing Society of Japan
|
|
オープンアクセス |
Item type | SIG Technical Reports(1) | |||||||
---|---|---|---|---|---|---|---|---|
公開日 | 2002-03-07 | |||||||
タイトル | ||||||||
タイトル | FUCEプロセッサにおけるメモリシステムの提案と評価 | |||||||
タイトル | ||||||||
言語 | en | |||||||
タイトル | The proposal and evaluations of a memory system for FUCE processor | |||||||
言語 | ||||||||
言語 | jpn | |||||||
資源タイプ | ||||||||
資源タイプ識別子 | http://purl.org/coar/resource_type/c_18gh | |||||||
資源タイプ | technical report | |||||||
著者所属 | ||||||||
九州大学工学部電気情報工学科 | ||||||||
著者所属 | ||||||||
九州大学大学院システム情報科学府 | ||||||||
著者所属 | ||||||||
九州大学大学院システム情報科学府 | ||||||||
著者所属 | ||||||||
九州大学大学院システム情報科学研究院 | ||||||||
著者所属 | ||||||||
九州大学大学院システム情報科学研究院 | ||||||||
著者所属(英) | ||||||||
en | ||||||||
Department of Electrical Engineering and Computer Science | ||||||||
著者所属(英) | ||||||||
en | ||||||||
Graduate School of Information Science and Electrical Engineering, Kyushu University | ||||||||
著者所属(英) | ||||||||
en | ||||||||
Graduate School of Information Science and Electrical Engineering, Kyushu University | ||||||||
著者所属(英) | ||||||||
en | ||||||||
Graduate School of Information Science and Electrical Engineering, Kyushu University | ||||||||
著者所属(英) | ||||||||
en | ||||||||
Graduate School of Information Science and Electrical Engineering, Kyushu University | ||||||||
著者名 |
田中, 康嗣
松崎, 隆哲
棚林, 拓也
大庭, 直行
雨宮, 真人
× 田中, 康嗣 松崎, 隆哲 棚林, 拓也 大庭, 直行 雨宮, 真人
|
|||||||
著者名(英) |
Koji, Tanaka
Takanori, Matsuzaki
Takuya, Tanabayashi
Naoyuki, Ohba
Makoto, Amamiya
× Koji, Tanaka Takanori, Matsuzaki Takuya, Tanabayashi Naoyuki, Ohba Makoto, Amamiya
|
|||||||
論文抄録 | ||||||||
内容記述タイプ | Other | |||||||
内容記述 | オンチップメモリとメモリアクセスレイテンシ隠蔽機構を利用することで、メモリアクセスレイテンシの削減をおこなうFUCEプロセッサのメモリシステムを提案する。FUCE プロセッサでは、オンチップメモリを利用することで、高速なメモリアクセスを実現するとともに、メモリアクセスレイテンシ隠蔽機構によって、メモリアクセスレイテンシの削減を実現している。本稿では、FUCE プロセッサのメモリシステムを紹介し、レイテンシ隠蔽機構について簡単な評価をおこなう。 | |||||||
論文抄録(英) | ||||||||
内容記述タイプ | Other | |||||||
内容記述 | This paper describe mechanisms of hiding memory access latency in FUCE processor. By using an on-chip memory, FUCE processor cuts down a memory access latency. In addition, FUCE processor hides memory access latency. In this paper, we describe the memory system of a FUCE processor, and evaluate mechanisms of hiding memory access latency. | |||||||
書誌レコードID | ||||||||
収録物識別子タイプ | NCID | |||||||
収録物識別子 | AN10096105 | |||||||
書誌情報 |
情報処理学会研究報告計算機アーキテクチャ(ARC) 巻 2002, 号 22(2001-ARC-147), p. 85-90, 発行日 2002-03-07 |
|||||||
Notice | ||||||||
SIG Technical Reports are nonrefereed and hence may later appear in any journals, conferences, symposia, etc. | ||||||||
出版者 | ||||||||
言語 | ja | |||||||
出版者 | 情報処理学会 |