{"updated":"2025-01-19T10:01:14.343145+00:00","metadata":{"_oai":{"id":"oai:ipsj.ixsq.nii.ac.jp:00233693","sets":["1164:10193:11470:11538"]},"path":["11538"],"owner":"44499","recid":"233693","title":["誤り耐性量子計算機上で記憶階層を実現する高圧縮スキャン式メモリレイアウト"],"pubdate":{"attribute_name":"公開日","attribute_value":"2024-03-21"},"_buckets":{"deposit":"ce524b6d-f809-4f7c-aef6-5c37d79a0b0e"},"_deposit":{"id":"233693","pid":{"type":"depid","value":"233693","revision_id":0},"owners":[44499],"status":"published","created_by":44499},"item_title":"誤り耐性量子計算機上で記憶階層を実現する高圧縮スキャン式メモリレイアウト","author_link":["635343","635346","635345","635344"],"item_titles":{"attribute_name":"タイトル","attribute_value_mlt":[{"subitem_title":"誤り耐性量子計算機上で記憶階層を実現する高圧縮スキャン式メモリレイアウト"}]},"item_type_id":"4","publish_date":"2024-03-21","item_4_text_3":{"attribute_name":"著者所属","attribute_value_mlt":[{"subitem_text_value":"東京大学大学院理学系研究科"},{"subitem_text_value":"NTTコンピュータ&データサイエンス研究所"},{"subitem_text_value":"東京大学大学院理学系研究科/東京大学知の物理学研究センター/東京大学物性研究所"},{"subitem_text_value":"NTTコンピュータ&データサイエンス研究所"}]},"item_language":{"attribute_name":"言語","attribute_value_mlt":[{"subitem_language":"jpn"}]},"item_publisher":{"attribute_name":"出版者","attribute_value_mlt":[{"subitem_publisher":"情報処理学会","subitem_publisher_language":"ja"}]},"publish_status":"0","weko_shared_id":-1,"item_file_price":{"attribute_name":"Billing file","attribute_type":"file","attribute_value_mlt":[{"url":{"url":"https://ipsj.ixsq.nii.ac.jp/record/233693/files/IPSJ-QS24011019.pdf","label":"IPSJ-QS24011019.pdf"},"date":[{"dateType":"Available","dateValue":"2026-03-21"}],"format":"application/pdf","billing":["billing_file"],"filename":"IPSJ-QS24011019.pdf","filesize":[{"value":"1.3 MB"}],"mimetype":"application/pdf","priceinfo":[{"tax":["include_tax"],"price":"660","billingrole":"5"},{"tax":["include_tax"],"price":"330","billingrole":"6"},{"tax":["include_tax"],"price":"0","billingrole":"53"},{"tax":["include_tax"],"price":"0","billingrole":"44"}],"accessrole":"open_date","version_id":"bdc8a54c-a0af-45c5-869d-c393097862df","displaytype":"detail","licensetype":"license_note","license_note":"Copyright (c) 2024 by the Information Processing Society of Japan"}]},"item_4_creator_5":{"attribute_name":"著者名","attribute_type":"creator","attribute_value_mlt":[{"creatorNames":[{"creatorName":"小堀, 拓生"}],"nameIdentifiers":[{}]},{"creatorNames":[{"creatorName":"鈴木, 泰成"}],"nameIdentifiers":[{}]},{"creatorNames":[{"creatorName":"藤堂, 眞治"}],"nameIdentifiers":[{}]},{"creatorNames":[{"creatorName":"徳永, 裕己"}],"nameIdentifiers":[{}]}]},"item_4_source_id_9":{"attribute_name":"書誌レコードID","attribute_value_mlt":[{"subitem_source_identifier":"AA12894105","subitem_source_identifier_type":"NCID"}]},"item_4_textarea_12":{"attribute_name":"Notice","attribute_value_mlt":[{"subitem_textarea_value":"SIG Technical Reports are nonrefereed and hence may later appear in any journals, conferences, symposia, etc."}]},"item_resource_type":{"attribute_name":"資源タイプ","attribute_value_mlt":[{"resourceuri":"http://purl.org/coar/resource_type/c_18gh","resourcetype":"technical report"}]},"item_4_source_id_11":{"attribute_name":"ISSN","attribute_value_mlt":[{"subitem_source_identifier":"2435-6492","subitem_source_identifier_type":"ISSN"}]},"item_4_description_7":{"attribute_name":"論文抄録","attribute_value_mlt":[{"subitem_description":"信頼性を要する大規模な量子アルゴリズムを実行するため,表面符号により量子誤り訂正を行う誤り耐性量子計算機の開発が盛んに行われている.表面符号で符号化された論理量子ビットに演算を行うには,補助的な量子ビットが必要となる.できるだけ少ない量子ビット数で大規模な問題を高速に解けるようにするには,量子計算機のどの部分をデータの保持に割り当てどの部分を補助的なスペースに割り当てるかというメモリレイアウトの設計が鍵となる.メモリレイアウトの性能は,全体のうちデータの保持に使われている量子ビットの割合を示す「充填率」と,論理量子ビットに対して基本演算を行う際にかかる時間である「レイテンシ」の二つで特徴づけることができる.充填率が高いほど量子ビットの数が少なくて済み,レイテンシが短いほど計算が高速になるが,この二つはトレードオフの関係にある.従来提案されてきたメモリレイアウトは,レイテンシが定数となる代わり充填率が低い設計となっており,こうした設計は計算速度には優れるものの,量子ビット数が限られている初期の誤り耐性量子計算では実装が難しい.また,実際の量子計算のプログラムでは古典計算機と同様に論理量子ビットのアクセス頻度にはばらつきがあるため,全ての論理量子ビットを高速にアクセスできるよう設計する必要はない.実用的な誤り耐性量子計算機の実現には,充填率とレイテンシのバランスに優れ,実際のプログラムのアクセスパターンに即して効率的に計算が可能なメモリレイアウトが必要となる.本研究では,論理量子ビットを収納するスペースと演算用スペースを分離し高い充填率を達成する,スキャン方式によるメモリレイアウトを提案する.本提案は充填率とレイテンシのトレードオフを柔軟に設計でき,また設計によって漸近的に1に収束する充填率を達成できる.その代償として最悪ケースでのレイテンシは従来手法より劣るものの,アクセスに局所性がある場合は実効的なレイテンシを改善することもできる.スキャン方式のレイアウトは古典計算機における CPU とメモリの関係を元に考案されており,記憶階層やキャッシュ構造といった古典計算機の高速化において重要なアイデアを誤り耐性量子計算記のメモリレイアウト設計に自然に取り込むことができる.","subitem_description_type":"Other"}]},"item_4_biblio_info_10":{"attribute_name":"書誌情報","attribute_value_mlt":[{"bibliographicPageEnd":"9","bibliographic_titles":[{"bibliographic_title":"研究報告量子ソフトウェア(QS)"}],"bibliographicPageStart":"1","bibliographicIssueDates":{"bibliographicIssueDate":"2024-03-21","bibliographicIssueDateType":"Issued"},"bibliographicIssueNumber":"19","bibliographicVolumeNumber":"2024-QS-11"}]},"relation_version_is_last":true,"weko_creator_id":"44499"},"created":"2025-01-19T01:35:13.265282+00:00","id":233693,"links":{}}