@techreport{oai:ipsj.ixsq.nii.ac.jp:00233415, author = {中村, 洋介 and 萩原, 汐 and 伊藤, 真紀子 and 児玉, 宏喜 and 濱湊, 真 and 吉川, 隆英 and Yosuke, Nakamura and Shiho, Hagiwara and Makiko, Ito and Hiroyoshi, Kodama and Makoto, Hamaminato and Takahide, Yoshikawa}, issue = {30}, month = {Mar}, note = {最先端半導体プロセスで省電力省面積かつ高性能なアクセラレータのアーキテクチャを構築するためには,アプリケーションの性能が出るようにメモリや演算器,データ転送配線などの様々なリソースの最適化を行うだけでなく,冷却能力限界を超えない発熱,電力の制約や,製造歩留まり・コストに直結する面積の制約も同時に考慮する必要がある.さらに使用する演算器マクロセル種の選択も評価結果に大きな影響を与える.本論文では,我々が現在検討を行っているアクセラレータの研究において性能,電力,面積評価を踏まえたアーキテクチャ探索を行うために実施した,(1) オープンソースの半導体プロセスライブラリのトランジスタ実装密度並びに配線密度の妥当性確認,(2) 演算器マクロセルの選択指針を作成するための電力,面積評価の具体例を示す., To explore a power-saving, area-saving, and high-performance accelerator architecture using state-of-the-art semiconductor processes, it is critically necessary not only to optimize various resources such as memory, arithmetic units, and data transfer buses to achieve high application performance but also to concurrently consider the heat generation and power constraints which must not exceed the cooling capacity limit, as well as the area constraints that directly connect to the yield and cost. Moreover, selecting the macro-cell type to be used also significantly impacts the performance, power, and area. In this paper, we present our practice of (1) transistor density and wiring density evaluation to validate an open-source semiconductor process library and (2) setting a guideline for selecting the macro cell type of arithmetic unit throughout our research on accelerator architecture.}, title = {アクセラレータ・アーキテクチャ探索におけるPPA評価の課題と対策}, year = {2024} }