WEKO3
アイテム
2次キャッシュを用いた再利用および並列事前実行機構における高速化手法
https://ipsj.ixsq.nii.ac.jp/records/23340
https://ipsj.ixsq.nii.ac.jp/records/23340248fce73-f540-47cb-8e45-c2adc67ffde6
名前 / ファイル | ライセンス | アクション |
---|---|---|
![]() |
Copyright (c) 2004 by the Information Processing Society of Japan
|
|
オープンアクセス |
Item type | SIG Technical Reports(1) | |||||||
---|---|---|---|---|---|---|---|---|
公開日 | 2004-03-02 | |||||||
タイトル | ||||||||
タイトル | 2次キャッシュを用いた再利用および並列事前実行機構における高速化手法 | |||||||
タイトル | ||||||||
言語 | en | |||||||
タイトル | A Speedup Technique for Region Reuse and Parallel Early Computation with Second Level Cache | |||||||
言語 | ||||||||
言語 | jpn | |||||||
資源タイプ | ||||||||
資源タイプ識別子 | http://purl.org/coar/resource_type/c_18gh | |||||||
資源タイプ | technical report | |||||||
著者所属 | ||||||||
京都大学 | ||||||||
著者所属 | ||||||||
京都大学 | ||||||||
著者所属 | ||||||||
京都大学 | ||||||||
著者所属 | ||||||||
京都大学/科学技術振興事業団さきがけ研究21 | ||||||||
著者所属 | ||||||||
京都大学 | ||||||||
著者所属 | ||||||||
京都大学 | ||||||||
著者所属 | ||||||||
京都大学 | ||||||||
著者所属(英) | ||||||||
en | ||||||||
Kyoto University | ||||||||
著者所属(英) | ||||||||
en | ||||||||
Kyoto University | ||||||||
著者所属(英) | ||||||||
en | ||||||||
Kyoto University | ||||||||
著者所属(英) | ||||||||
en | ||||||||
Kyoto University/PRESTO, JST | ||||||||
著者所属(英) | ||||||||
en | ||||||||
Kyoto University | ||||||||
著者所属(英) | ||||||||
en | ||||||||
Kyoto University | ||||||||
著者所属(英) | ||||||||
en | ||||||||
Kyoto University | ||||||||
著者名 |
笠原, 寛壽
清水, 雄歩
津邑公暁
中島, 康彦
五島, 正裕
森, 眞一郎
富田, 眞治
× 笠原, 寛壽 清水, 雄歩 津邑公暁 中島, 康彦 五島, 正裕 森, 眞一郎 富田, 眞治
|
|||||||
著者名(英) |
Hirohisa, Kasahara
Yuho, Shimizu
Tomoaki, Tsumura
Yasuhiko, Nakashima
Masahiro, Goshima
Shin-Ichiro, Mori
Shinji, Tomita
× Hirohisa, Kasahara Yuho, Shimizu Tomoaki, Tsumura Yasuhiko, Nakashima Masahiro, Goshima Shin-Ichiro, Mori Shinji, Tomita
|
|||||||
論文抄録 | ||||||||
内容記述タイプ | Other | |||||||
内容記述 | 再利用を用いた並列事前実行機構において使用される再利用表を,現実的な幅を持つCAMにより構成してきた.しかしながら,CAM自体の検索回数が増加しオーバーヘッドが大きくなるため,再利用の実行によりプログラムが性能低下する場合が存在する.本稿では,再利用表検索にかかるコストを評価する機構を追加し,この問題を解決する.予備実行との比較評価を行った結果,CAMに長レイテンシを仮定した場合においても,Stanfordでは予備実行の1%に対して約20?30%,SPEC95では4%に対し7?10%という,良好な平均サイクル数削減率が得られた.また,共有2次キャッシュを仮定し,再利用機構が効果的なプリフェッチ機構としても作用することを示した. | |||||||
論文抄録(英) | ||||||||
内容記述タイプ | Other | |||||||
内容記述 | We have implemented reuse buffer for region reuse with general-perpose CAM. However, the times of reference to CAM increase.Since reuse cost becomes large, a program may carry out a performance fall by execution of reuse. This paper proposes a structure which estimates the cost concerning reuse buffer reference. We show the average ratio of eliminated cycles ranges from about 20% to 30% with Stanford benchmark, and from 7% to 10% with SPEC95 benchmark. These results are better than the one with pre-execution: 1% with Stanford and 4% with SPEC95. We also show that reuse structure with second level cache functions well as a structure for pre-fetching. | |||||||
書誌レコードID | ||||||||
収録物識別子タイプ | NCID | |||||||
収録物識別子 | AN10096105 | |||||||
書誌情報 |
情報処理学会研究報告計算機アーキテクチャ(ARC) 巻 2004, 号 20(2003-ARC-157), p. 133-138, 発行日 2004-03-02 |
|||||||
Notice | ||||||||
SIG Technical Reports are nonrefereed and hence may later appear in any journals, conferences, symposia, etc. | ||||||||
出版者 | ||||||||
言語 | ja | |||||||
出版者 | 情報処理学会 |