ログイン 新規登録
言語:

WEKO3

  • トップ
  • ランキング
To
lat lon distance
To

Field does not validate



インデックスリンク

インデックスツリー

メールアドレスを入力してください。

WEKO

One fine body…

WEKO

One fine body…

アイテム

  1. 研究報告
  2. システム・アーキテクチャ(ARC)
  3. 2004
  4. 80(2004-ARC-159)

DIMMnet - 2ネットワークインタフェースボードの試作

https://ipsj.ixsq.nii.ac.jp/records/23304
https://ipsj.ixsq.nii.ac.jp/records/23304
bb38c1a5-a9d8-4b13-bc22-61657f2890b8
名前 / ファイル ライセンス アクション
IPSJ-ARC04159026.pdf IPSJ-ARC04159026.pdf (2.7 MB)
Copyright (c) 2004 by the Information Processing Society of Japan
オープンアクセス
Item type SIG Technical Reports(1)
公開日 2004-07-31
タイトル
タイトル DIMMnet - 2ネットワークインタフェースボードの試作
タイトル
言語 en
タイトル A Prototype of DIMMnet - 2 Network Interface Board
言語
言語 jpn
資源タイプ
資源タイプ識別子 http://purl.org/coar/resource_type/c_18gh
資源タイプ technical report
著者所属
慶應義塾大学
著者所属
慶應義塾大学
著者所属
(株)東芝、研究開発センター
著者所属
東京農工大学
著者所属
東京農工大学
著者所属
慶應義塾大学
著者所属
慶應義塾大学
著者所属
慶應義塾大学
著者所属(英)
en
Keio University
著者所属(英)
en
Keio University
著者所属(英)
en
Corporate Research and Development Center, Toshiba
著者所属(英)
en
Tokyo University of Agriculture and Technology
著者所属(英)
en
Tokyo University of Agriculture and Technology
著者所属(英)
en
Keio University
著者所属(英)
en
Keio University
著者所属(英)
en
Keio University
著者名 北村, 聡 伊豆, 直之 田邊, 昇 濱田, 芳博 中條拓伯 渡邊, 幸之介 大塚, 智宏 天野, 英晴

× 北村, 聡 伊豆, 直之 田邊, 昇 濱田, 芳博 中條拓伯 渡邊, 幸之介 大塚, 智宏 天野, 英晴

北村, 聡
伊豆, 直之
田邊, 昇
濱田, 芳博
中條拓伯
渡邊, 幸之介
大塚, 智宏
天野, 英晴

Search repository
著者名(英) Akira, Kitamura Naoyuki, Izu Noboru, Tanabe Yoshihiro, Hamada Hironori, Nakajo Konosuke, Watanabe Tomohiro, Otsuka Hideharu, Amano

× Akira, Kitamura Naoyuki, Izu Noboru, Tanabe Yoshihiro, Hamada Hironori, Nakajo Konosuke, Watanabe Tomohiro, Otsuka Hideharu, Amano

en Akira, Kitamura
Naoyuki, Izu
Noboru, Tanabe
Yoshihiro, Hamada
Hironori, Nakajo
Konosuke, Watanabe
Tomohiro, Otsuka
Hideharu, Amano

Search repository
論文抄録
内容記述タイプ Other
内容記述 近年 PCクラスタが企業・大学をはじめとする様々な研究機関で用いられている. これはPCの価格対性能比の著しい向上から 比較的安価に高性能なシステムを構築できるためである. このようなシステムにはMyrinet QsNET InfiniBandのような高速な専用インターコネクト もしくはGigabit Ethernetなどが用いられるが インターコネクトの性能の向上につれて これらのネットワークインタフェースの接続に用いられてきた標準的なバスであるPCIバスの性能がシステムの性能のボトルネックになりつつある. そこで 我々はこの問題を解決するべく DIMMnet-2システムの開発を行っている. 今回 FPGAを用いたDIMMnet-2ネットワークインタフェースの試作ボードが完成したため このボード 及びネットワークコントローラに搭載する予定であるハードワイヤードTLBリフィル機構の実装 評価について報告する.
論文抄録(英)
内容記述タイプ Other
内容記述 PC clusters have been popularly used because of their high degree of performance per cost based on remarkable performance improvement of common PCs. In such systems, performance of the PCI bus, which is generally used for connecting network interface, dose not balance with recent high speed interconnections: Myrinet, QsNET, InfiniBand and Gigabit Ethernet. DIMMnet-2, that uses memory slot of common PCs for connecting a network interface, has been developed to address this problem. In this report, a prototype board of DIMMnet-2 network interface is introduced and its fundamental performance is evaluated.
書誌レコードID
収録物識別子タイプ NCID
収録物識別子 AN10096105
書誌情報 情報処理学会研究報告計算機アーキテクチャ(ARC)

巻 2004, 号 80(2004-ARC-159), p. 151-156, 発行日 2004-07-31
Notice
SIG Technical Reports are nonrefereed and hence may later appear in any journals, conferences, symposia, etc.
出版者
言語 ja
出版者 情報処理学会
戻る
0
views
See details
Views

Versions

Ver.1 2025-01-22 20:28:48.862824
Show All versions

Share

Mendeley Twitter Facebook Print Addthis

Cite as

エクスポート

OAI-PMH
  • OAI-PMH JPCOAR
  • OAI-PMH DublinCore
  • OAI-PMH DDI
Other Formats
  • JSON
  • BIBTEX

Confirm


Powered by WEKO3


Powered by WEKO3