ログイン 新規登録
言語:

WEKO3

  • トップ
  • ランキング
To
lat lon distance
To

Field does not validate



インデックスリンク

インデックスツリー

メールアドレスを入力してください。

WEKO

One fine body…

WEKO

One fine body…

アイテム

  1. 研究報告
  2. システム・アーキテクチャ(ARC)
  3. 2005
  4. 19(2004-ARC-162)

クラスタ型スーパースカラプロセッサにおけるストア命令の早期発行手法

https://ipsj.ixsq.nii.ac.jp/records/23247
https://ipsj.ixsq.nii.ac.jp/records/23247
130d918c-e70a-402a-92d7-bffecec7046a
名前 / ファイル ライセンス アクション
IPSJ-ARC04162034.pdf IPSJ-ARC04162034.pdf (346.3 kB)
Copyright (c) 2005 by the Information Processing Society of Japan
オープンアクセス
Item type SIG Technical Reports(1)
公開日 2005-03-09
タイトル
タイトル クラスタ型スーパースカラプロセッサにおけるストア命令の早期発行手法
タイトル
言語 en
タイトル Reducing Issue Delay of Store Instructions on A clustered Microarchitecture
言語
言語 jpn
資源タイプ
資源タイプ識別子 http://purl.org/coar/resource_type/c_18gh
資源タイプ technical report
著者所属
東京大学 工学部
著者所属
東京大学大学院 情報理工学系研究科,科学技術振興機構
著者所属
東京大学大学院 情報理工学系研究科
著者所属
東京大学大学院 情報理工学系研究科
著者所属(英)
en
Faculty of Engineering, The University of Tokyo
著者所属(英)
en
Graduate School of Information Science and Technology, The University of Tokyo , Jpana Science and Technology Agency
著者所属(英)
en
Graduate School of Information Science and Technology, The University of Tokyo
著者所属(英)
en
Graduate School of Information Science and Technology, The University of Tokyo
著者名 渡邊, 翔太 入江, 英嗣 高田, 正法 坂井, 修一

× 渡邊, 翔太 入江, 英嗣 高田, 正法 坂井, 修一

渡邊, 翔太
入江, 英嗣
高田, 正法
坂井, 修一

Search repository
著者名(英) Shota, Watanabe Hidetsugu, Irie Masanori, Takada Shuichi, Sakai

× Shota, Watanabe Hidetsugu, Irie Masanori, Takada Shuichi, Sakai

en Shota, Watanabe
Hidetsugu, Irie
Masanori, Takada
Shuichi, Sakai

Search repository
論文抄録
内容記述タイプ Other
内容記述 クラスタ型アーキテクチャは、実行コアを複数のクラスタに分散し、広い実行幅と高クロック動作の両立を目指している。本研究ではこのようなクラスタ型のスーパースカラプロセッサで従来よりも大きなボトルネックとなってしまうストア命令のIn-Orderかつ1サイクルに1つという発行の制限に着目し、ストア命令をより早い時刻に発行する手法を提案する。
論文抄録(英)
内容記述タイプ Other
内容記述 Clustered microarchitecture aims at coexistence of wider execution width and higher clock rate by distributing an execution core to clusters.In this paper, we focuse on the issue constraint of store instructions: Store instructions should be issued only one in a cycle following program order. This limit becomes a narrower bottleneck on clustered microarchitecture. Then we propose technique reducing issue delay of store instructions.
書誌レコードID
収録物識別子タイプ NCID
収録物識別子 AN10096105
書誌情報 情報処理学会研究報告計算機アーキテクチャ(ARC)

巻 2005, 号 19(2004-ARC-162), p. 199-204, 発行日 2005-03-09
Notice
SIG Technical Reports are nonrefereed and hence may later appear in any journals, conferences, symposia, etc.
出版者
言語 ja
出版者 情報処理学会
戻る
0
views
See details
Views

Versions

Ver.1 2025-01-22 20:31:06.550640
Show All versions

Share

Mendeley Twitter Facebook Print Addthis

Cite as

エクスポート

OAI-PMH
  • OAI-PMH JPCOAR
  • OAI-PMH DublinCore
  • OAI-PMH DDI
Other Formats
  • JSON
  • BIBTEX

Confirm


Powered by WEKO3


Powered by WEKO3