WEKO3
アイテム
Alphaアーキテクチャ用COINSマシン記述の実装とGCCとの比較
https://ipsj.ixsq.nii.ac.jp/records/23162
https://ipsj.ixsq.nii.ac.jp/records/23162fb9f675c-1835-4377-8bec-5e4a7de0fd73
名前 / ファイル | ライセンス | アクション |
---|---|---|
![]() |
Copyright (c) 2006 by the Information Processing Society of Japan
|
|
オープンアクセス |
Item type | SIG Technical Reports(1) | |||||||
---|---|---|---|---|---|---|---|---|
公開日 | 2006-01-24 | |||||||
タイトル | ||||||||
タイトル | Alphaアーキテクチャ用COINSマシン記述の実装とGCCとの比較 | |||||||
タイトル | ||||||||
言語 | en | |||||||
タイトル | The COINS TMD Implementation for the Alpha Architecture and Its Performance Comparison with GCC | |||||||
言語 | ||||||||
言語 | jpn | |||||||
資源タイプ | ||||||||
資源タイプ識別子 | http://purl.org/coar/resource_type/c_18gh | |||||||
資源タイプ | technical report | |||||||
著者所属 | ||||||||
電気通信大学大学院情報システム学研究科 | ||||||||
著者所属 | ||||||||
電気通信大学大学院情報システム学研究科 | ||||||||
著者所属 | ||||||||
電気通信大学大学院情報システム学研究科 | ||||||||
著者所属(英) | ||||||||
en | ||||||||
Graduate School of Information Systems The University of Electro & Communications | ||||||||
著者所属(英) | ||||||||
en | ||||||||
Graduate School of Information Systems The University of Electro & Communications | ||||||||
著者所属(英) | ||||||||
en | ||||||||
Graduate School of Information Systems The University of Electro & Communications | ||||||||
著者名 |
塚本, 智博
吉瀬, 謙二
弓場, 敏嗣
× 塚本, 智博 吉瀬, 謙二 弓場, 敏嗣
|
|||||||
著者名(英) |
TOMOHIRO, TSUKAMOTO
KENJI, KISE
TOSHITSUGU, YUBA
× TOMOHIRO, TSUKAMOTO KENJI, KISE TOSHITSUGU, YUBA
|
|||||||
論文抄録 | ||||||||
内容記述タイプ | Other | |||||||
内容記述 | Alphaアーキテクチャ用のマシン記述を実装することによって,コンパイラインフラストラクチャとしてのCOINS(Compiler Infrastructure)の有効性を検証する.具体的には,開発の時間軸に沿って,Alphaアーキテクチャ用のマシン記述の実装の詳細を示し,容易に新しいターゲットアーキテクチャのマシン記述が生成できることを明らかにする.また,COINSコンパイラとGCCで生成したオブジェクトコードの速度比較により,GCCと比較して,平均で25%の速度低下に抑えたコンパイラを構築できることを確認する. | |||||||
論文抄録(英) | ||||||||
内容記述タイプ | Other | |||||||
内容記述 | We verify the effectiveness of the COINS by implementing the machine description for the Alpha Architecture. For this purpose, we demonstrate the detail process of the Alpha TMD implementation in accordance with time. And we show that machine description of the new target architecture is easily obtained. Then, we compare the performance of the COINS with GCC. We conclude that the COINS is acceptable since it is only 25% slower than GCC on average. | |||||||
書誌レコードID | ||||||||
収録物識別子タイプ | NCID | |||||||
収録物識別子 | AN10096105 | |||||||
書誌情報 |
情報処理学会研究報告計算機アーキテクチャ(ARC) 巻 2006, 号 8(2006-ARC-166), p. 49-54, 発行日 2006-01-24 |
|||||||
Notice | ||||||||
SIG Technical Reports are nonrefereed and hence may later appear in any journals, conferences, symposia, etc. | ||||||||
出版者 | ||||||||
言語 | ja | |||||||
出版者 | 情報処理学会 |