WEKO3
アイテム
OSCARマルチコア上でのローカルメモリ管理手法
https://ipsj.ixsq.nii.ac.jp/records/23091
https://ipsj.ixsq.nii.ac.jp/records/2309169848c61-b853-40bf-8593-82e019f684c2
| 名前 / ファイル | ライセンス | アクション |
|---|---|---|
|
|
Copyright (c) 2006 by the Information Processing Society of Japan
|
|
| オープンアクセス | ||
| Item type | SIG Technical Reports(1) | |||||||
|---|---|---|---|---|---|---|---|---|
| 公開日 | 2006-07-31 | |||||||
| タイトル | ||||||||
| タイトル | OSCARマルチコア上でのローカルメモリ管理手法 | |||||||
| タイトル | ||||||||
| 言語 | en | |||||||
| タイトル | Local Memory Management on OSCAR Multicore | |||||||
| 言語 | ||||||||
| 言語 | jpn | |||||||
| 資源タイプ | ||||||||
| 資源タイプ識別子 | http://purl.org/coar/resource_type/c_18gh | |||||||
| 資源タイプ | technical report | |||||||
| 著者所属 | ||||||||
| 早稲田大学理工学部コンピュータネットワーク工学科 | ||||||||
| 著者所属 | ||||||||
| 株式会社日立製作所 | ||||||||
| 著者所属 | ||||||||
| 松下電器産業株式会社 | ||||||||
| 著者所属 | ||||||||
| 早稲田大学理工学部コンピュータネットワーク工学科 | ||||||||
| 著者所属 | ||||||||
| 株式会社NTTデータ | ||||||||
| 著者所属 | ||||||||
| 株式会社野村総合研究所 | ||||||||
| 著者所属 | ||||||||
| 早稲田大学理工学部コンピュータネットワーク工学科 | ||||||||
| 著者所属 | ||||||||
| 早稲田大学理工学部コンピュータネットワーク工学科 | ||||||||
| 著者所属 | ||||||||
| 早稲田大学理工学部コンピュータネットワーク工学科 | ||||||||
| 著者所属 | ||||||||
| 早稲田大学理工学部コンピュータネットワーク工学科 | ||||||||
| 著者所属(英) | ||||||||
| en | ||||||||
| Department of Computer Science, School of Science and Engineering, Waseda University | ||||||||
| 著者所属(英) | ||||||||
| en | ||||||||
| Hitachi, Ltd | ||||||||
| 著者所属(英) | ||||||||
| en | ||||||||
| Matsushita Electric Industrial Co. | ||||||||
| 著者所属(英) | ||||||||
| en | ||||||||
| Department of Computer Science, School of Science and Engineering, Waseda University | ||||||||
| 著者所属(英) | ||||||||
| en | ||||||||
| NTT DATA CORPORATION | ||||||||
| 著者所属(英) | ||||||||
| en | ||||||||
| Nomura Research Institute .Ltd. | ||||||||
| 著者所属(英) | ||||||||
| en | ||||||||
| Department of Computer Science, School of Science and Engineering, Waseda University | ||||||||
| 著者所属(英) | ||||||||
| en | ||||||||
| Department of Computer Science, School of Science and Engineering, Waseda University | ||||||||
| 著者所属(英) | ||||||||
| en | ||||||||
| Department of Computer Science, School of Science and Engineering, Waseda University | ||||||||
| 著者所属(英) | ||||||||
| en | ||||||||
| Department of Computer Science, School of Science and Engineering, Waseda University | ||||||||
| 著者名 |
中野, 啓史
仁藤拓実
丸山, 貴紀
中川, 正洋
鈴木, 裕貴
内藤陽介
宮本, 孝道
和田, 康孝
木村, 啓二
笠原, 博徳
× 中野, 啓史 仁藤拓実 丸山, 貴紀 中川, 正洋 鈴木, 裕貴 内藤陽介 宮本, 孝道 和田, 康孝 木村, 啓二 笠原, 博徳
|
|||||||
| 著者名(英) |
HIROHUMI, NAKANO
TAKUMI, NITO
TAKANORI, MARUYAMA
MASAHIRO, NAKAGAWA
YUKI, SUZUKI
YOSUKE, NAITO
TAKAMICHI, MIYAMOTO
YASUTAKA, WADA
KEIJI, KIMURA
HIRONORI, KASAHARA
× HIROHUMI, NAKANO TAKUMI, NITO TAKANORI, MARUYAMA MASAHIRO, NAKAGAWA YUKI, SUZUKI YOSUKE, NAITO TAKAMICHI, MIYAMOTO YASUTAKA, WADA KEIJI, KIMURA HIRONORI, KASAHARA
|
|||||||
| 論文抄録 | ||||||||
| 内容記述タイプ | Other | |||||||
| 内容記述 | 半導体集積度向上に伴う消費電力の増大、プロセッサ実質速度向上の鈍化,ハードウエア,ソフトウエア開発期間の増大といった問題を解決すべく,一つのチップ上に複数のプロセッサコアを集積するマルチコアプロセッサが次世代プロセッサアーキテクチャとして注目を集めている.このマルチコアプロセッサにおいても,プロセッサとメモリ動作速度のギャップに伴うメモリウオールは深刻な問題であり,プロセッサに近接したキャッシュやローカルメモリ等の高速メモリの有効利用が実効性能向上のために重要なポイントとなっている.このような事項を考慮して筆者等は自動マルチグレイン並列化コンパイラとの協調動作により実行性能が高く価格性能比の良いコンピュータシステムの実現を目指すOSCARマルチコアプロセッサを提案している.このOSCARマルチコアプロセッサは,すべてのプロセッサコアがアクセスできる集中共有メモリ(CSM)の他に,プロセッサコアのプライベートデータメモリ(LDM)とプロセッサコア間の同期やデータ転送に使用する2ポートメモリ構成の分散共有メモリ(DSM),死す手で0多点創オーバヘッドの隠蔽を目指し,プロセッサコアと非同期に動作可能なデータ転送ユニット(DTU)を持つ.本稿ではOSCARコンパイラを用いた粗粒度タスク並列処理におけるLDM/DSM管理手法について述べる.性能評価の結果,逐次実効に比べ8PE時,MP3エンコーダで約7.1倍,MPEG2エンコーダで約6.3倍,JPEG2000エンコーダで約3.8倍の速度向上が得られた。 | |||||||
| 論文抄録(英) | ||||||||
| 内容記述タイプ | Other | |||||||
| 内容記述 | Along with the advancement of integration technology of semiconductor devices, to overcome the increase of power consumption, the slowdown of processor effective performance improvement rate, and the increase of period for hardware/software developing transistors integrated on to a chip, multicore processors have attracted much attention as a next-generation microprocessor architecture. However, the memory wall caused by the gap between memory access speed and processor core speed is getting a serious problem also on the multicore processors. Therefore, the effective use of fast memories like cache and local memory nearby a processor with high effective performance and good cost performance. The OSCAR multicore processor has local data memory (LDM) for processor private data, distributed shared memory (DSM) having two ports for synchronization and data transfer among processor cores, centerlized shared memory(CSM) to support dynamic task scheduling, and data transfer unit (DTU) which transfers data asynchronously and aims at overlapping data transfaroverhand. This paper descrives data location scheme that aimed at improving the effective use of LDM and DSM using coarse grain task parallel processing and compiler-controlled LDM and DSM management scheme. As the results, the proposed scheme gives us 7.1 times speedup for MP3 encoding rogram, 6.3 for MPEG2 encording program and 3.8 for JPEG2000 encording program against the sequential execution without the proposed scheme on 8 processors automatically. | |||||||
| 書誌レコードID | ||||||||
| 収録物識別子タイプ | NCID | |||||||
| 収録物識別子 | AN10096105 | |||||||
| 書誌情報 |
情報処理学会研究報告計算機アーキテクチャ(ARC) 巻 2006, 号 88(2006-ARC-169), p. 163-168, 発行日 2006-07-31 |
|||||||
| Notice | ||||||||
| SIG Technical Reports are nonrefereed and hence may later appear in any journals, conferences, symposia, etc. | ||||||||
| 出版者 | ||||||||
| 言語 | ja | |||||||
| 出版者 | 情報処理学会 | |||||||