WEKO3
アイテム
高機能システム LSI を対象とする仮想化ハードウェアのアーキテクチャ
https://ipsj.ixsq.nii.ac.jp/records/23031
https://ipsj.ixsq.nii.ac.jp/records/2303147ca9bec-23de-4ba3-80b8-6ae3f51d931f
名前 / ファイル | ライセンス | アクション |
---|---|---|
![]() |
Copyright (c) 2007 by the Information Processing Society of Japan
|
|
オープンアクセス |
Item type | SIG Technical Reports(1) | |||||||
---|---|---|---|---|---|---|---|---|
公開日 | 2007-01-22 | |||||||
タイトル | ||||||||
タイトル | 高機能システム LSI を対象とする仮想化ハードウェアのアーキテクチャ | |||||||
タイトル | ||||||||
言語 | en | |||||||
タイトル | An Architecture of a lightweight IP for system LSI virtualization | |||||||
言語 | ||||||||
言語 | jpn | |||||||
資源タイプ | ||||||||
資源タイプ識別子 | http://purl.org/coar/resource_type/c_18gh | |||||||
資源タイプ | technical report | |||||||
著者所属 | ||||||||
㈱東芝 研究開発センター | ||||||||
著者所属 | ||||||||
㈱東芝 研究開発センター | ||||||||
著者所属 | ||||||||
㈱東芝 研究開発センター | ||||||||
著者所属(英) | ||||||||
en | ||||||||
Corporate Research & Development Center, Toshiba Corporation | ||||||||
著者所属(英) | ||||||||
en | ||||||||
Corporate Research & Development Center, Toshiba Corporation | ||||||||
著者所属(英) | ||||||||
en | ||||||||
Corporate Research & Development Center, Toshiba Corporation | ||||||||
著者名 |
吉井, 謙一郎
矢尾, 浩
金井, 達徳
× 吉井, 謙一郎 矢尾, 浩 金井, 達徳
|
|||||||
著者名(英) |
Ken-ichiro, YOSHII
Hiroshi, YAO
Tatsunori, KANAI
× Ken-ichiro, YOSHII Hiroshi, YAO Tatsunori, KANAI
|
|||||||
論文抄録 | ||||||||
内容記述タイプ | Other | |||||||
内容記述 | デジタルメディア機器に組み込まれるシステム LSI は、プロセッサコアだけでなくハードウェアエンジンや DSP など様々な機能モジュールを混載し、ハードウェアとソフトウェアが高機能化そして複雑化している。このようなシステム LSI では、各機能モジュールにおける処理間の不要な相互干渉等を防ぐために、システム LSI 全体を対象とした安全で信頼性の高い実行環境が望まれている。そこで本報告では、システム LSI 全体を仮想化することによりそのような実効環境を実現するハードウェア IP のアーキテクチャを提案する。このハードウェア IP は、ハイパーバイザと呼ぶ特権ソフトウェアと連携して、メモリおよびデバイスアクセスの制御そしてデバイス割り込みの適切な配送により、システム LSI 全体の仮想化を実現する。ハイパーバイザを実行するための領域は、専用のハードウェアによって保護する。このハードウェア IP は、既存のシステム LSI のプラットフォームを変更することなく追加することができる。 | |||||||
論文抄録(英) | ||||||||
内容記述タイプ | Other | |||||||
内容記述 | Nowadays, system LSIs embedded in digital media systems become more complicated and sophisticated because various functional modules are integrated into them. To prevent interference among processes of function modules, safe, secure, and dependable runtime environment that covers whole system LSI is important. Therefore, we propose a new virtualization hardware IP architecture that realizes such runtime environment for software and hardware. In cooperated with hypervisor, hardware IPs realize system LSI virtualization by access control for memories and devices, and delivery of interrupts from devices to appropriate destination. An extra hardware protects runtime areas for hypervisor. These hardware IPs can be added to system LSIs without changing the platform of them. | |||||||
書誌レコードID | ||||||||
収録物識別子タイプ | NCID | |||||||
収録物識別子 | AN10096105 | |||||||
書誌情報 |
情報処理学会研究報告計算機アーキテクチャ(ARC) 巻 2007, 号 4(2007-ARC-171), p. 37-42, 発行日 2007-01-22 |
|||||||
Notice | ||||||||
SIG Technical Reports are nonrefereed and hence may later appear in any journals, conferences, symposia, etc. | ||||||||
出版者 | ||||||||
言語 | ja | |||||||
出版者 | 情報処理学会 |